色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld/fpga

          利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開發(fā)和FPGA建模

          • 隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜
          • 關(guān)鍵字: SystemC  FPGA  TLM  IP開發(fā)    

          基于CPLD的異步ASI/SDI信號(hào)電復(fù)接光傳輸設(shè)備的設(shè)計(jì)

          • 基于CPLD的異步ASI/SDI信號(hào)電復(fù)接光傳輸設(shè)備的設(shè)計(jì)使用了最新的ASI/SDI信號(hào)電復(fù)接/分接技術(shù),可以實(shí)現(xiàn)兩路信號(hào)的時(shí)分復(fù)用傳輸,替代了以往以波分復(fù)用技術(shù)為基礎(chǔ)的多路異步信號(hào)傳輸模式,大大節(jié)省了生產(chǎn)成本,使產(chǎn)品的市場(chǎng)競(jìng)爭(zhēng)力進(jìn)一步提高。
          • 關(guān)鍵字: CPLD  ASI  SDI  信號(hào)電    

          基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計(jì)

          • 為解決單片F(xiàn)PGA無法滿足復(fù)雜SoC原型驗(yàn)證所需邏輯資源的問題,設(shè)計(jì)了一種可層疊組合式超大規(guī)模SoC驗(yàn)證系統(tǒng)。該系統(tǒng)采用了模塊化設(shè)計(jì),通過互補(bǔ)連接器和JTAG控制電路,支持最多5個(gè)原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗(yàn)證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
          • 關(guān)鍵字: FPGA  SoC  層疊  組合式    

          對(duì)FPGA中SPI復(fù)用配置的編程方法的研究

          • SPI(SerialPeripheralInteRFace,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上...
          • 關(guān)鍵字: FPGA  SPI  復(fù)用配置  存儲(chǔ)器  

          用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析

          • 用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析,  隨著 FPGA 在數(shù)字通信設(shè)計(jì)領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號(hào)處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時(shí)間內(nèi)得到電路最佳性能的新技術(shù)?! ‰m然現(xiàn)在已經(jīng)有多種連接仿真與射頻
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)時(shí)  分析  DSP  VSA  動(dòng)態(tài)  探頭  數(shù)字  FPGA  

          一種出租車計(jì)價(jià)器的FPGA設(shè)計(jì)方案及應(yīng)用

          • O引言FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列)是一種高密度可編程邏輯器件,它支持...
          • 關(guān)鍵字: FPGA  Max+Plus  出租車計(jì)價(jià)器  

          一種基于CPLD的單片機(jī)與PCI接口設(shè)計(jì)解決方案

          • 0 引言  8位單片機(jī)在嵌入式系統(tǒng)中應(yīng)用廣泛,然而讓它直接與PCI總線設(shè)備打交道卻有其固有缺陷。8位單片機(jī)只有16位地址線,8位數(shù)據(jù)端口,而PCI總線2.0規(guī)范中,除了有32位地址數(shù)據(jù)復(fù)用AD[3~0]外,還有FRAME、IRDY、TRDY等
          • 關(guān)鍵字: 設(shè)計(jì)  解決方案  接口  PCI  CPLD  單片機(jī)  基于  

          采用中檔FPGA設(shè)計(jì)面向PCI Express系統(tǒng)的解決方案

          • 本文將探討PCI標(biāo)準(zhǔn)的局限性,以及下一代PCI Express是如何以節(jié)約成本的方式得以實(shí)現(xiàn)的。
          • 關(guān)鍵字: Express  FPGA  PCI  系統(tǒng)    

          FPGA的時(shí)鐘頻率同步原理研究與設(shè)計(jì)實(shí)現(xiàn)

          • 引言網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來運(yùn)動(dòng)控制的發(fā)展趨勢(shì),隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度...
          • 關(guān)鍵字: FPGA  時(shí)鐘頻率同步  

          基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)研究

          • 引言PCB光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電...
          • 關(guān)鍵字: FPGA  PCB測(cè)試機(jī)  

          出租車計(jì)價(jià)器的FPGA設(shè)計(jì)

          • O 引 言
            FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過寫入不同的配置數(shù)據(jù)就可以實(shí)現(xiàn)不同的邏輯功能。使用FPGA來設(shè)計(jì)電子系統(tǒng),具有設(shè)計(jì)周期短
          • 關(guān)鍵字: FPGA  出租車計(jì)價(jià)器    

          基于FPGA的高斯白噪聲發(fā)生器設(shè)計(jì)

          • 0 引 言
            現(xiàn)代通訊電子設(shè)備的抗干擾測(cè)試已經(jīng)成為必須的測(cè)試項(xiàng)目,主要的干擾類型為噪聲干擾。在通信信道測(cè)試和電子對(duì)抗領(lǐng)域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號(hào)已經(jīng)成為一
          • 關(guān)鍵字: FPGA  高斯白噪聲  發(fā)生器    

          MPEG-2復(fù)用器PSI信息分析部分的FPGA實(shí)現(xiàn)

          • 復(fù)用器是數(shù)字電視前端平臺(tái)的關(guān)鍵設(shè)備,它的主要功能是完成對(duì)輸入多路傳輸流(Transport Stream,TS)的復(fù)用工作,它的性能穩(wěn)定性直接影響前端平臺(tái)的運(yùn)行。而復(fù)用器對(duì)傳輸流中節(jié)目特殊信息(Program Spe-cial Info
          • 關(guān)鍵字: MPEG  FPGA  PSI  復(fù)用器    

          基于0.13微米CMOS工藝下平臺(tái)式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法

          • 基于0.13微米CMOS工藝下平臺(tái)式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法,1. 引言

            對(duì)于需要大的片上存儲(chǔ)器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲(chǔ)器陣列。通過不同的配置選擇,嵌入式存儲(chǔ)器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
          • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計(jì)  方法  FPGA  平臺(tái)  0.13  微米  CMOS  工藝  
          共7000條 363/467 |‹ « 361 362 363 364 365 366 367 368 369 370 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473