色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于FPGA的全數(shù)字鎖相環(huán)的設計

          • 簡單介紹了全數(shù)字鎖相環(huán)(ADPLL)的結(jié)構(gòu)和工作原理,提出一種在FPGA的基礎上可增大全數(shù)字鎖相環(huán)同步范圍的設計方法,并給出了部分verilog HDL設計程序的代碼和仿真波形。
          • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    

          基于FPGA的RS編碼器的設計與實現(xiàn)

          • RS碼是線性分組碼中一種典型的糾錯碼,既能糾正隨機錯誤,也能糾正突發(fā)錯誤,在現(xiàn)代通信領(lǐng)域越來越受到重視。文中介紹基于FPGA使用Verilog―HDL語言的RS(15,9)編碼器的設計方法,并在QuartusII 5.O軟件環(huán)境下進行了功能仿真,仿真結(jié)果與理論分析相一致,該設計方法對實現(xiàn)任意長度的RS編碼有重要參考價值。
          • 關(guān)鍵字: FPGA  RS編碼器    

          基于FPGA的圖像采集系統(tǒng)設計與實現(xiàn)

          • 1、引言 視頻圖像采集是視頻信號處理系統(tǒng)的前端部分,正在向高速、高分辨率、高集成化、高可靠性方向發(fā)展。圖像采集系統(tǒng)在當今工業(yè)、軍事、醫(yī)學各個領(lǐng)域都有著極其廣泛的應用,如使用在遠程監(jiān)控、安防、遠程抄
          • 關(guān)鍵字: 設計  實現(xiàn)  系統(tǒng)  采集  FPGA  圖像  基于  

          用內(nèi)部邏輯分析儀調(diào)試FPGA

          • 推動FPGA調(diào)試技術(shù)改變的原因  進行硬件設計的功能調(diào)試時,F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點。CPLD和FPGA早期使用時,如果發(fā)現(xiàn)設計不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀察的FPGA內(nèi)部信號引到引腳,然
          • 關(guān)鍵字: FPGA  邏輯分析儀  調(diào)試    

          擴散爐溫度自動控制系統(tǒng)中的FPGA設計

          • 擴散爐溫度自動監(jiān)控系統(tǒng)是對雙管擴散爐溫控部分進行改造,以提高爐溫精度,從而提高生產(chǎn)線的成品率,降低系統(tǒng)能耗。通過對Actel公司的Fusion系列器件FPGA編程實現(xiàn)系統(tǒng)的硬件控制。用C語言對Actel FPGA內(nèi)置的8051軟核編程實現(xiàn)系統(tǒng)的軟件控制。整個監(jiān)控系統(tǒng)完成數(shù)據(jù)采集、控制算法和ZigBee無線傳輸?shù)裙δ堋y試表明,采用Fusion FPGA設計.可以同時完成多路溫度控制,整個系統(tǒng)的控制精度也有進一步的提高。
          • 關(guān)鍵字: FPGA  設計  控制系統(tǒng)  自動  溫度  擴散  轉(zhuǎn)換器  

          基于單片機、EDA技術(shù)的波形發(fā)生器的設計

          •  該波形發(fā)生器以單片機(MCS8031)為中心控制單元,由鍵盤輸入模塊、數(shù)碼管顯示模塊、D/A波形發(fā)生模塊、幅值調(diào)整模塊組成。采用DDFS技術(shù),先將要求的波形數(shù)據(jù)存儲于EEPROM中,這樣可以保證掉電以后波形數(shù)據(jù)不丟失?!?/li>
          • 關(guān)鍵字: 發(fā)生器  設計  波形  技術(shù)  單片機  EDA  基于  單片機  EDA技  DDFS  波形發(fā)生  FPGA  VHDL  

          計算機EPP控制CPLD顯示點陣漢字的實現(xiàn)

          • 1 引言隨著人們生活節(jié)奏的加快,越來越多的場合需要使用電子手段動態(tài)發(fā)布信息,其中應用非常廣泛的一種方法就是LED點陣顯示。傳統(tǒng)的點陣漢字顯示通常采用單片機作為控制核心,結(jié)合存儲器、邏輯電路和LED點陣來
          • 關(guān)鍵字: 點陣  漢字  實現(xiàn)  顯示  CPLD  EPP  控制  計算機  EDA  EPP  CPLD  VHDL  漢字點陣  

          FPGA的可重構(gòu)測控系統(tǒng)應用設計的研究

          • 1可重構(gòu)測控系統(tǒng)的提出測控系統(tǒng)一般是指基于計算機實現(xiàn)數(shù)據(jù)采集和控制的系統(tǒng)。測控系統(tǒng)在工業(yè)現(xiàn)場控制、家...
          • 關(guān)鍵字: FPGA  測控系統(tǒng)  應用設計  

          千兆位無源光網(wǎng)絡(07-100)

          •   在2005年,F(xiàn)SAN(全業(yè)務接入網(wǎng))組商定了千兆位無源光網(wǎng)絡(GPON)規(guī)范(見圖1)。此規(guī)范建立了語音、數(shù)據(jù)和視頻具有成本效益的遞交過程,這包括遞交到終端用戶的服務質(zhì)量。‘first mile’接入技術(shù)采用光纖連接(光纖到用戶系統(tǒng)連接)可增加寬帶內(nèi)容選擇。GPON很可能超過以太網(wǎng)無源光網(wǎng)絡成為未來光網(wǎng)絡的選擇。
          • 關(guān)鍵字: FSAN  GPON  FPGA  

          SERDES的FPGA實現(xiàn)(07-100)

          •   芯片功能的增加和數(shù)據(jù)吞吐量的要求,促使芯片行業(yè)從較低數(shù)據(jù)率的并行連接,轉(zhuǎn)向較高速度的串行連接。SERDES(Serializer-Dese rializer,)是經(jīng)高速差分對,而不是經(jīng)較低速度的并行總線傳輸串行化的數(shù)據(jù)。一個實例是用單個PCI-Express通道,替代傳統(tǒng)的32位、64MHz PCI總線(可達到2.112Gb/s),僅用4條線(運行在2.5GHz),可達到4Gb/s總數(shù)據(jù)率。簡言之,SERDES協(xié)議允許用較少的引腳數(shù)傳輸較高的數(shù)據(jù)率。
          • 關(guān)鍵字: SERDES  FPGA  

          適合無線應用的FPGA(07-100)

          •   大量出現(xiàn)的無線應用具有嚴格的功耗設計要求和低價格。除功耗和低價設計任務外,還有高數(shù)據(jù)率要求和符合行業(yè)標準。系統(tǒng)設計師也需要保證最后產(chǎn)品的高性能和靈活性。
          • 關(guān)鍵字: IF  FPGA  OFDMA  WiMAX  

          無線基站中的FPGA和DSP組合(07-100)

          •   FPGA和DSP之間的“智能配分”可使無線系統(tǒng)設計師獲得最佳性能組合和成本——效能。應用DSP和FPGA組合可使成本降低。對于無線基站,組合有DSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設計和市場成功率。
          • 關(guān)鍵字: FPGA  DSP  

          基于CPLD的計算機并口EPP模式通訊實現(xiàn)

          • 前言 計算機的并行接口一開始是作為打印機接口而設計的。隨著計算機周邊設備的不斷擴展,人們對提高計算機外設的數(shù)據(jù)采集速度的要求也越來越高。傳統(tǒng)的異步串行通訊方式雖然具有數(shù)據(jù)傳輸距離較遠的優(yōu)勢,但是由于數(shù)據(jù)
          • 關(guān)鍵字: CPLD  EPP  計算機并口  模式    

          CPLD在IGBT驅(qū)動設計中的應用

          • 隨著國民經(jīng)濟的不斷發(fā)展,變頻調(diào)速裝置的應用越來越廣泛。如何打破國外產(chǎn)品的壟斷,已成為一個嚴肅的課題擺在我國工程技術(shù)人員的面前。

            在某型號大功率變頻調(diào)速裝置中,由于裝置的尺寸較大,考慮到結(jié)構(gòu)
          • 關(guān)鍵字: CPLD  IGBT  驅(qū)動設計  中的應用    

          基于模糊控制的遲早門同步器及其FPGA實現(xiàn)

          • 在數(shù)字通信系統(tǒng)中,必須以符號速率對解調(diào)器的輸出進行周期性地采樣.為此,接收器需要一個采樣時鐘信號,這個時鐘信號的頻率和符號速率相等,相位則必須保證采樣時刻是最佳的.在接收器中獲得這個采樣時鐘的過程被稱為符號
          • 關(guān)鍵字: FPGA  模糊控制  同步器    
          共7000條 397/467 |‹ « 395 396 397 398 399 400 401 402 403 404 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473