色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> cpld/fpga

          基于DSP和CPLD的智能相機(jī)系統(tǒng)設(shè)計(jì)與研制

          • 作者結(jié)合DSP技術(shù)、CPLD/FPGA技術(shù),以及圖像處理技術(shù)、傳感器技術(shù)等,開(kāi)發(fā)設(shè)計(jì)出一種實(shí)用的嵌入式實(shí)時(shí)圖像處理系統(tǒng)――工業(yè)用智能相機(jī),實(shí)現(xiàn)了產(chǎn)品質(zhì)量的自動(dòng)檢測(cè)和分類(lèi)。
          • 關(guān)鍵字: 德州儀器  系統(tǒng)  設(shè)計(jì)  研制  相機(jī)  智能  DSP  CPLD  基于  

          采用帶閃存結(jié)構(gòu)的FPGA對(duì)系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)有效管理

          • 隨著工藝幾何尺寸越來(lái)越小,電子器件趨向于采用多種電壓供電,因此越來(lái)越易受到電壓和溫度波動(dòng)的影響,而且在所有電子系統(tǒng)設(shè)計(jì)中進(jìn)行系統(tǒng)管理的重要性也不斷增強(qiáng)。表面上好象無(wú)關(guān)的一系列任務(wù)其實(shí)都是以確保系統(tǒng)的正常運(yùn)作為目標(biāo),系統(tǒng)管理任務(wù)的重點(diǎn)就是使系統(tǒng)正常運(yùn)行的時(shí)間最長(zhǎng)、識(shí)別并傳送報(bào)警條件,以及記錄數(shù)據(jù)和報(bào)警的情況。面對(duì)由標(biāo)準(zhǔn)驅(qū)動(dòng)的市場(chǎng),OEM 廠商若要脫穎而出,當(dāng)中的關(guān)鍵要素是產(chǎn)品的可靠性和正常運(yùn)行時(shí)間。      目前系統(tǒng)管理的實(shí)現(xiàn)使用大量分立器件 &n
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  閃存結(jié)構(gòu)  FPGA  嵌入式  

          SDRAM通用控制器的FPGA模塊化設(shè)計(jì)

          • 引言       同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM),在同一個(gè)CPU時(shí)鐘周期內(nèi)即可完成數(shù)據(jù)的訪問(wèn)和刷新,其數(shù)據(jù)傳輸速度遠(yuǎn)遠(yuǎn)大于傳統(tǒng)的數(shù)據(jù)存儲(chǔ)器(DRAM),被廣泛的應(yīng)用于高速數(shù)據(jù)傳輸系統(tǒng)中?;贔PGA的SDRAM控制器,以其可靠性高、可移植性強(qiáng)、易于集成的特點(diǎn),已逐漸取代了以往的專(zhuān)用控制器芯片而成為主流解決方案。然而,SDRAM復(fù)雜的控制邏輯和要求嚴(yán)格的時(shí)序,成為開(kāi)發(fā)過(guò)程中困擾設(shè)計(jì)人員主要因素,進(jìn)而降低了開(kāi)發(fā)速度,而且大多數(shù)的基于FPGA的SDR
          • 關(guān)鍵字: 工業(yè)控制  嵌入式系統(tǒng)  單片機(jī)  FPGA  SDRAM  嵌入式  工業(yè)控制  

          基于FPGA的MFSK調(diào)制電路設(shè)計(jì)與仿真

          • 數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢(shì)。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設(shè)計(jì)的正確性。
          • 關(guān)鍵字: FPGA  MFSK  調(diào)制  電路設(shè)計(jì)    

          FPGA實(shí)現(xiàn)安全可靠的藍(lán)牙通信

          • 藍(lán)牙技術(shù)注定會(huì)成為一項(xiàng)通用的低成本無(wú)線(xiàn)技術(shù),可適用于一系列范圍廣泛的數(shù)據(jù)通信應(yīng)用。但仍有兩個(gè)主要方面需要進(jìn)一步的考慮,即有關(guān)藍(lán)牙通信中的數(shù)據(jù)安全性和數(shù)據(jù)完整性的問(wèn)題。這兩個(gè)方面會(huì)限制藍(lán)牙技術(shù)的適用范圍。在設(shè)計(jì)無(wú)線(xiàn)產(chǎn)品時(shí),通過(guò)采用可編程邏輯,可以使藍(lán)牙技術(shù)同時(shí)滿(mǎn)足數(shù)據(jù)安全性和完整性的要求。 藍(lán)牙數(shù)據(jù)安全性  藍(lán)牙標(biāo)準(zhǔn)定義了一系列安全機(jī)制,要求每個(gè)藍(lán)牙設(shè)備都要實(shí)現(xiàn)密鑰管理、認(rèn)證以及加密等功能,從而為近距離無(wú)線(xiàn)通信提供基本的保護(hù)。此外,藍(lán)牙技術(shù)所采用的跳頻通信方式本身也是一個(gè)防止竊聽(tīng)的有效安全
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  藍(lán)牙通信  嵌入式  

          3G系統(tǒng)中AGC的FPGA設(shè)計(jì)實(shí)現(xiàn)

          • 1 引 言   大多數(shù)接收機(jī)必須處理動(dòng)態(tài)范圍很大的信號(hào),這需要進(jìn)行增益調(diào)整,以防止過(guò)載或某級(jí)產(chǎn)生互調(diào),調(diào)整解調(diào)器的工作以?xún)?yōu)化工作。在現(xiàn)代無(wú)線(xiàn)電接收裝置中。可變?cè)鲆娣糯笃魇请娍氐?,并且?dāng)接收機(jī)中使用衰減器時(shí),他們通常都是由可變電壓控制的連續(xù)衰減器??刂茟?yīng)該是平滑的并且與輸入的信號(hào)能量通常成對(duì)數(shù)關(guān)系(線(xiàn)性分貝)。在大多數(shù)情況下,由于衰落,AGC通常用來(lái)測(cè)量輸入解調(diào)器的信號(hào)電平,并且通過(guò)反饋控制電路把信號(hào)電平控制在要求的范同內(nèi)。 2 系統(tǒng)總體設(shè)計(jì)  在本設(shè)計(jì)中,前端TD_SCDMA的射頻信號(hào)RF輸入后,經(jīng)過(guò)
          • 關(guān)鍵字: 通訊  無(wú)線(xiàn)  網(wǎng)絡(luò)  嵌入式系統(tǒng)  單片機(jī)  3G  AGC  FPGA  無(wú)線(xiàn)  通信  

          單片機(jī)系統(tǒng)的動(dòng)態(tài)加密技術(shù)

          •   摘要:?jiǎn)纹瑱C(jī)系統(tǒng)產(chǎn)品的加密和解密技術(shù)永遠(yuǎn)是一個(gè)矛盾的統(tǒng)一體。然而,為了更好的保護(hù)好自己的單片機(jī)技術(shù)成果和知識(shí)產(chǎn)權(quán),加大解密成本,研究新型加密技術(shù)仍是保護(hù)成果的主要手段之一。文中在討論了傳統(tǒng)的單處系統(tǒng)加密和解密技術(shù)的基礎(chǔ)上,提出了一種實(shí)用而有效的動(dòng)態(tài)加密技術(shù)的實(shí)現(xiàn)方案。     關(guān)鍵詞:?jiǎn)纹瑱C(jī)系統(tǒng) 動(dòng)態(tài)加密技術(shù) FPGA 1 概述   隨著單片機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,許多使用單片機(jī)的高新技術(shù)產(chǎn)品諸如智能化儀器、儀表、小型工業(yè)控制系統(tǒng)等都面臨著一個(gè)令人頭痛的問(wèn)題,那就
          • 關(guān)鍵字: 單片機(jī)系統(tǒng)  動(dòng)態(tài)加密技術(shù)  FPGA  MCU和嵌入式微處理器  

          FPGA保證家庭網(wǎng)絡(luò)的服務(wù)質(zhì)量

          • 引言家庭網(wǎng)絡(luò)正在成為視頻、語(yǔ)音和數(shù)據(jù)快速傳送的“中央火車(chē)站”。視頻由標(biāo)準(zhǔn)清晰提升至高清晰,因此需要越來(lái)越高的數(shù)據(jù)速率,這表明家庭網(wǎng)絡(luò)系統(tǒng)必須隨著新興視頻標(biāo)準(zhǔn)的發(fā)展而發(fā)展。目前,多媒體家庭網(wǎng)絡(luò)技術(shù)采用了各種有線(xiàn)和無(wú)線(xiàn)網(wǎng)絡(luò)接口標(biāo)準(zhǔn),但是目前這些標(biāo)準(zhǔn)還無(wú)法確保家庭內(nèi)部現(xiàn)場(chǎng)多媒體傳輸?shù)姆?wù)質(zhì)量(QoS)。 挑戰(zhàn)首先面臨的挑戰(zhàn)是設(shè)計(jì)可靠的多媒體家庭網(wǎng)絡(luò)平臺(tái),以足夠的QoS傳送互聯(lián)網(wǎng)協(xié)議(IP)包,并且沒(méi)有明顯的失真。另一挑戰(zhàn)是設(shè)計(jì)人員怎樣以較高的性?xún)r(jià)比實(shí)現(xiàn)這一切,使消費(fèi)者能夠用得起。專(zhuān)業(yè)廣播行業(yè)已經(jīng)采用了多項(xiàng)技術(shù)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  0708_A  雜志_技術(shù)長(zhǎng)廊  嵌入式  

          FPGA-DSP 瞄準(zhǔn)目標(biāo):用得起的 DSP 性能

          • FPGA-DSP性能揭秘在無(wú)線(xiàn)基站等高性能 DSP 應(yīng)用中,考慮將 FPGA 用作處理引擎者日益增多。在這些應(yīng)用中,F(xiàn)PGA 既可與 DSP 處理器一爭(zhēng)高下,亦可與之比翼齊飛。有了更多選擇,就意味著系統(tǒng)設(shè)計(jì)者有必要了解高端FPGA的信號(hào)處理性能,其中既包括 FPGA 之間的性能對(duì)比,也包括與高端 DSP 處理器的性能對(duì)比。遺憾的是,最常用的性能數(shù)字非但有失可靠、含混不清,而且常常是矛盾百出。例如,因?yàn)?DSP 應(yīng)用常常在很大程度上依賴(lài)乘法累加 (MAC) 運(yùn)算,所以 DSP 處理器和 FPGA 供應(yīng)商有時(shí)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  FPGA  0708_A  雜志_技術(shù)長(zhǎng)廊  嵌入式  

          SDRAM通用控制器的FPGA模塊化設(shè)計(jì)

          • 摘要: 介紹了一種SDRAM通用控制器的FPGA模塊化解決方案。關(guān)鍵詞: SDRAM控制器;FPGA;VHDL;狀態(tài)機(jī);仲裁機(jī)制 引言同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM),在同一個(gè)CPU時(shí)鐘周期內(nèi)即可完成數(shù)據(jù)的訪問(wèn)和刷新,其數(shù)據(jù)傳輸速度遠(yuǎn)遠(yuǎn)大于傳統(tǒng)的數(shù)據(jù)存儲(chǔ)器(DRAM),被廣泛的應(yīng)用于高速數(shù)據(jù)傳輸系統(tǒng)中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性強(qiáng)、易于集成的特點(diǎn),已逐漸取代了以往的專(zhuān)用控制器芯片而成為主流解決方案。然而,SDRAM復(fù)雜的控制邏輯和要求嚴(yán)格的時(shí)序,成為開(kāi)發(fā)過(guò)
          • 關(guān)鍵字: 消費(fèi)電子  SDRAM控制器  FPGA  VHDL  0708_A  雜志_設(shè)計(jì)天地  工業(yè)控制  

          基于FPGA的NAND FLASH控制器

          • 1 引言在便攜式電子產(chǎn)品如U盤(pán)、MP3播放器、數(shù)碼相機(jī)中,常常需要大容量、高密度的存儲(chǔ)器,而在各種存儲(chǔ)器中,NAND FLASH以?xún)r(jià)格低、密度高、效率高等優(yōu)勢(shì)成為最理想的器件。但NAND FLASH的控制邏輯比較復(fù)雜,對(duì)時(shí)序要求也十分嚴(yán)格,而且最重要的是NAND FLASH中允許存在一定的壞塊(壞塊在使用過(guò)程中還可能增加),這就給判斷壞塊、給壞塊做標(biāo)記和擦除等操作帶來(lái)很大的難度,于是就要求有一個(gè)控制器,使系統(tǒng)用戶(hù)能夠方便地使用NAND FLASH,為此提出了一種基于FPGA的NAND FLASH控制器的設(shè)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  NAND  FLASH  嵌入式  

          用單片機(jī)實(shí)現(xiàn)SRAM工藝FPGA的加密應(yīng)用

          •   摘要:首先對(duì)采用SRAM工藝的FPGA的保密性和加密方法進(jìn)行原理分析,然后提出一種實(shí)用的采用單片機(jī)產(chǎn)生長(zhǎng)偽隨機(jī)碼實(shí)現(xiàn)加密的方法,并詳細(xì)介紹具體的電路和程序。     關(guān)鍵詞:靜態(tài)隨機(jī)存儲(chǔ)器(SRAM) 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) 加密   在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆
          • 關(guān)鍵字: 靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)  現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)  加密  MCU和嵌入式微處理器  

          PowerPC和Dallas的時(shí)鐘芯片接口設(shè)計(jì)

          •   摘要:分析摩托羅位的PowerPC系列處理器和Dallas的實(shí)時(shí)時(shí)鐘芯片的時(shí)序,并詳細(xì)給出一種較為實(shí)用的接口設(shè)計(jì)方法。     關(guān)鍵詞:實(shí)時(shí)時(shí)鐘 CPLD PowerPC 地址/數(shù)據(jù)復(fù)用   在通信領(lǐng)域,摩托羅位的PowerPC(如MPC850、MPC860、MPC8260等)的應(yīng)用越來(lái)越廣泛。由于這些嵌入式CPU上集成著豐富的通信資源(如快速以太網(wǎng)接口、多個(gè)串口等),而且有較高的運(yùn)行速度和較低的價(jià)位,故在一些遠(yuǎn)程測(cè)控領(lǐng)域的應(yīng)用也越來(lái)越多。同時(shí)在許多系統(tǒng)中都需要實(shí)時(shí)
          • 關(guān)鍵字: 實(shí)時(shí)時(shí)鐘  CPLD  PowerPC  地址/數(shù)據(jù)復(fù)用  MCU和嵌入式微處理器  

          基于CPLD/FPGA的出租車(chē)計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

          • 1 引言   隨著EDA技術(shù)的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設(shè)計(jì)技術(shù)和工具發(fā)生了巨大的變化,通過(guò)EDA技術(shù)對(duì)CPLD/FP-GA編程開(kāi)發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時(shí)在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車(chē)計(jì)費(fèi)器系統(tǒng)。   2 系統(tǒng)總體結(jié)構(gòu)   基于CPLD的出租車(chē)計(jì)費(fèi)器的組成如圖1所示。各部分主要功能包括:信號(hào)輸入模塊對(duì)車(chē)輪傳感器傳送的脈沖信號(hào)進(jìn)行計(jì)數(shù)(
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  CPLD  FPGA  計(jì)費(fèi)器  嵌入式  

          基于MCU和FPGA靈活設(shè)計(jì)車(chē)載信息娛樂(lè)系統(tǒng)

          共7000條 441/467 |‹ « 439 440 441 442 443 444 445 446 447 448 » ›|

          cpld/fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473