色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于現(xiàn)場可編程門陣列技術(shù)的射頻讀卡器設(shè)計

          •     與其他常用的自動識別技術(shù)如條形碼和磁條一樣,無線射頻識別(RFID)技術(shù)也是一種自動識別技術(shù)。每一個目標(biāo)對象在射頻讀卡器中對應(yīng)唯一的電子識別碼(UID),或者“電子標(biāo)簽”。標(biāo)簽附著在物體上標(biāo)識目標(biāo)對象,如紙箱、貨盤或包裝箱等。射頻讀卡器(應(yīng)答器)從電子標(biāo)簽上讀取識別碼。          基本的RFID系統(tǒng)由三部分組成:天線或線圈、帶RFID解碼器的收發(fā)器和RFID電子標(biāo)簽(每個標(biāo)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  現(xiàn)場可編程門陣列  FPGA  嵌入式  

          把大學(xué)作為推廣普及FPGA之源

          •                   當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設(shè)計將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計工程師。對中國來說何嘗不是如此,F(xiàn)PGA對于初創(chuàng)型的公司是一個非常理想的選擇,從新產(chǎn)品研制的原型到樣機的設(shè)計
          • 關(guān)鍵字: FPGA  Xilinx  大學(xué)計劃  嵌入式  

          基于FPGA 的誤碼率測試儀的設(shè)計與實現(xiàn)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  

          基于FPGA的MPEG-2復(fù)用器中FIFO的一種設(shè)計方案

          •  近幾年基于MPEC-2的DVB普通數(shù)字電視在美國、南美、亞洲、大洋洲和非洲通過衛(wèi)星進(jìn)行廣播。基于MPEG-2/DVB的多路節(jié)目復(fù)用器是數(shù)字電視傳輸系統(tǒng)的關(guān)鍵設(shè)備之一,因此,它的研發(fā)顯得尤為重要。      目前,復(fù)用器的設(shè)計方案主要基于DSP(數(shù)字信號處理器)的實現(xiàn)技術(shù),這種設(shè)計方法在理論上也能實現(xiàn)對傳送流的復(fù)用,考慮到實現(xiàn)復(fù)用器諸多高速、復(fù)雜的邏輯功能,同時,F(xiàn)PGA(現(xiàn)場可編程門陣列)理論上可以無限次地重新配置,這樣在一定程度上為系統(tǒng)的升級或局部功
          • 關(guān)鍵字: FPGA  MPEG-2  

          CPLD與絕對式編碼器高速通信在高精度高速伺服單元中的應(yīng)用

          • 摘要: 本文論述高精高速伺服單元中的CPLD與高精度的絕對式編碼器之間如何實現(xiàn)高速通信。關(guān)鍵詞: CPLD;絕對式編碼器;通信 引言目前國內(nèi)數(shù)控機床中的伺服電機一般都是配套增量式編碼器,而增量式編碼器的精度并不太高且輸出的是并行信號,欲提高其精度就必然要增大編碼器的設(shè)計難度和增多并行信號的輸出,這樣就不利于伺服單元與編碼器的長距離通信。而采用絕對式編碼器,除了其精度比增量式編碼器高幾倍以外,其信號的輸入輸出都采用高速串行通信,節(jié)省了通信線路便于長距離的通信。在編碼器的另一端,采用CP
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0707_A  雜志_設(shè)計天地  CPLD  絕對式編碼器  通信  

          基于FPGA的偽碼測距電路的設(shè)計與實現(xiàn)

          •     1 引 言   現(xiàn)場可編程門陣列(FPGA)用硬件電路完成算法的過程,一方面解決了系統(tǒng)的開銷問題,提供了提高系統(tǒng)整體性能的條件,另一方面,由于靜態(tài)RAM型的FPGA具備可重構(gòu)特性,這使得資源利用率得到顯著提高。FPGA既具有通用計算系統(tǒng)的靈活性,又有專用處理系統(tǒng)的性能,對實現(xiàn)高性能信號處理具有很高的應(yīng)用價值,而且可重構(gòu)的特性使其可以根據(jù)算法來調(diào)整相應(yīng)的通信結(jié)構(gòu)和數(shù)據(jù)字長。FPGA以其高度的靈活性與硬件的高密度性在通信信號處理中得到了廣泛的應(yīng)用。   在對Xili
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  偽碼測距  

          FPGA創(chuàng)新中心落戶無錫國家集成電路設(shè)計基地

          • 可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與無錫國家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)管理委員會今天共同宣布成立無錫國家集成電路設(shè)計基地FPGA(現(xiàn)場可編程門陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無錫國家集成電路設(shè)計基地—賽靈思聯(lián)合實驗室”揭牌儀式。無錫新區(qū)管委會副主任朱曉紅以及賽靈思公司研究實驗室高級總監(jiān)、全球大學(xué)計劃負(fù)責(zé)人Patrick Lysaght等出席了成立大會并為聯(lián)合實驗室揭牌。 作為國家級的集成電路設(shè)計基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實驗室的打造,意味著可編程設(shè)計在電子設(shè)計領(lǐng)域的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  無錫  集成電路設(shè)計  嵌入式  

          FPGA:22年從配角到主角

          •     任何一個從事后看來很成功的新事物從誕生到發(fā)展壯大都不可避免地經(jīng)歷過艱難的歷程并可能成為被研究的案例,F(xiàn)PGA也不例外。1985年,當(dāng)全球首款FPGA產(chǎn)品——XC2064誕生時,注定要使用大量芯片的PC機剛剛走出硅谷的實驗室進(jìn)入商業(yè)市場,因特網(wǎng)只是科學(xué)家和政府機構(gòu)通信的神秘鏈路,無線電話笨重得像磚頭,日后大紅大紫的Bill Gates正在為生計而奮斗,創(chuàng)新的可編程產(chǎn)品似乎并沒有什么用武之地。   事實也的確如此。最初,F(xiàn)PGA只是用于膠合邏輯,從膠合邏輯到算法
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  嵌入式  

          數(shù)字差分BPSK擴頻接收機的設(shè)計與FPGA實現(xiàn)

          利用FPGA實現(xiàn)UART的設(shè)計

          • 引 言   隨著計算機技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來越廣泛,計算機通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來串/并轉(zhuǎn)換和位計數(shù)等問題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實現(xiàn),也可用硬件實現(xiàn)。用軟件實現(xiàn)串行傳送大多采用循環(huán)移位指令將一個字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡單但速度慢,而且大量占用CPU的時間,影響系統(tǒng)的性能。更為方便的實現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  UART  FPGA  

          基于FPGA的八位RISC CPU的設(shè)計

          •     1  引 言   隨著數(shù)字通信和工業(yè)控制領(lǐng)域的高速發(fā)展,要求專用集成電路(ASIC)的功能越來越強,功耗越來越低,生產(chǎn)周期越來越短,這些都對芯片設(shè)計提出了巨大的挑戰(zhàn),傳統(tǒng)的芯片設(shè)計方法已經(jīng)不能適應(yīng)復(fù)雜的應(yīng)用需求了。SoC(System on a Chip)以其高集成度,低功耗等優(yōu)點越來越受歡迎。開發(fā)人員不必從單個邏輯門開始去設(shè)計ASIC,而是應(yīng)用己有IC芯片的功能模塊,稱為核(core),或知識產(chǎn)權(quán)(IP)宏單元進(jìn)行快速設(shè)計,效率大為提高。CPU 的IP
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  RISC  CPU  FPGA  

          Altera首次實現(xiàn)了對關(guān)鍵工業(yè)以太網(wǎng)協(xié)議的FPGA IP支持

          •   Altera公司日前宣布為工業(yè)自動化應(yīng)用中的以太網(wǎng)通信協(xié)議提供FPGA支持,這些應(yīng)用包括ProfiNet、Ethernet/IP、Modbus-IDA、EtherCAT、SERCOS III接口和Ethernet Powerlink等。這些關(guān)鍵通信協(xié)議的知識產(chǎn)權(quán)(IP)內(nèi)核現(xiàn)在可以在Altera低成本Cyclone®系列FPGA中實現(xiàn)。   設(shè)計人員利用工業(yè)以太網(wǎng)IP內(nèi)核可以在一塊電路板上實現(xiàn)任何標(biāo)準(zhǔn),這不但減小了外形尺寸,而且節(jié)省了時間。系統(tǒng)OEM能夠以高性價比方式在其自動化產(chǎn)品中增加工業(yè)
          • 關(guān)鍵字: 工業(yè)以太網(wǎng)  FPGA  IP  嵌入式  工業(yè)控制  

          基于FPGA的智能控制器設(shè)計及測試方法研究

          • 摘要:通過模糊自整定PID控制器的設(shè)計,本文提出了一種基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA實現(xiàn)的智能控制器設(shè)計及測試新方法。首先,通過MATLAB仿真,得出智能控制器的結(jié)構(gòu)和參數(shù)。然后,基于VHDL進(jìn)行智能控制器的數(shù)字化實現(xiàn)及其開環(huán)測試。在此基礎(chǔ)上,通過分析一般智能控制器的測試特點,采用DSP Builder構(gòu)建閉環(huán)測試系統(tǒng),Modelsim運行DSP Builder生成文件來驗證QuartusII中所做VHDL設(shè)計的測試方法。實驗表明,該測試方法能有效模擬控制器的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  智能控制器  嵌入式  

          Stratix II FPGA系統(tǒng)電源設(shè)計

          • 基于MAX1951的諸多特點,本文給出了采用該器件為Stratix II FPGA系統(tǒng)供電以降低其功耗的設(shè)計方案。
          • 關(guān)鍵字: 電源  設(shè)計  系統(tǒng)  FPGA  II  Stratix  

          一種基于CPLD的曼徹斯特編解碼器設(shè)計

          • 引言   雖然計算機通信的方法和手段多種多樣,但都必須依靠數(shù)據(jù)通信技術(shù)。數(shù)據(jù)通信就是將數(shù)據(jù)信號加到數(shù)據(jù)傳輸信道上進(jìn)行傳輸,并在接收點將原始發(fā)送的數(shù)據(jù)正確地恢復(fù)過來。由于計算機產(chǎn)生的一般都是數(shù)字信號,因此計算機之間的通信實際上都屬于數(shù)據(jù)通信。曼徹斯特碼編解碼器是1553B總線接口中不可缺少的重要組成部分。曼徹斯特碼編解碼器設(shè)計的好壞直接影響總線接口的性能。在數(shù)控測井系統(tǒng)和無線監(jiān)控等領(lǐng)域,曼徹斯特碼編解碼器都有廣泛應(yīng)用。 1 數(shù)據(jù)通信系統(tǒng)結(jié)構(gòu)     圖1所示是數(shù)據(jù)通信系統(tǒng)的基本構(gòu)成。在計算機通信中
          • 關(guān)鍵字: CPLD  曼徹斯特  嵌入式系統(tǒng)  單片機  嵌入式  
          共6999條 443/467 |‹ « 441 442 443 444 445 446 447 448 449 450 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473