色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> cpld-jtag接口

          低頻數(shù)字相位(頻率)測(cè)量的CPLD實(shí)現(xiàn)

          •   在電子測(cè)量技術(shù)中,測(cè)頻測(cè)相是最基本的測(cè)量之一。相位測(cè)量?jī)x是電子領(lǐng)域的常用儀器,當(dāng)前測(cè)頻測(cè)相主要是運(yùn)用等精度測(cè)頻、PLL鎖相環(huán)測(cè)相的方法。研究發(fā)現(xiàn),等精度測(cè)頻法具有在整個(gè)測(cè)頻范圍內(nèi)保持恒定的高精度的特點(diǎn),但是該原理不能用于測(cè)量相位。PLL鎖相環(huán)測(cè)相可以實(shí)現(xiàn)等精度測(cè)相,但電路調(diào)試較復(fù)雜。因此,選擇直接測(cè)相法作為低頻測(cè)相儀的測(cè)試方法[1、2、3、4]。   設(shè)計(jì)的低頻測(cè)相儀,滿足以下的技術(shù)指標(biāo):a .頻率20-20KHz;b .輸入阻抗≥100KΩ;c.相位測(cè)量絕對(duì)誤差≤1度; d
          • 關(guān)鍵字: CPLD  電子測(cè)量  相位測(cè)量  單片機(jī)  EDA  

          基于CPLD的MIDI音樂(lè)播放器的設(shè)計(jì)

          • 摘要:本音樂(lè)播放器依據(jù)MIDI音樂(lè)基本原理,結(jié)合EDA技術(shù),采用ALTERA公司的可編程邏輯器件(CPLD)EPF10LC84-4作為控制核心而設(shè)計(jì)的。本文主要闡述了利用VHDL語(yǔ)言設(shè)計(jì)MIDI音樂(lè)發(fā)生器芯片,再配上必要的外圍電路,從而實(shí)現(xiàn)四首音樂(lè)選擇播放、并配有隨音樂(lè)節(jié)奏而閃爍變化的彩燈等功能的EDA應(yīng)用系統(tǒng)。 關(guān)鍵字:EDA、CPLD、音樂(lè)播放器、VHDL語(yǔ)言 0? 引言 大規(guī)??删幊踢壿嬈骷﨏PLD和FPGA是當(dāng)今應(yīng)用最廣泛的兩類可編程邏輯器件,電子設(shè)計(jì)工程師利用它可以在辦公室或?qū)?/li>
          • 關(guān)鍵字: EDA  CPLD  音樂(lè)播放器  VHDL語(yǔ)言  

          基于DSP的彩色TFT-LCD數(shù)字圖像顯示技術(shù)研究

          •   隨著計(jì)算機(jī)技術(shù)的飛速發(fā)展,嵌入式圖像系統(tǒng)廣泛應(yīng)用于辦公設(shè)備、制造和流程設(shè)計(jì)、醫(yī)療、監(jiān)控、衛(wèi)生設(shè)備、交通運(yùn)輸、通信、金融銀行系統(tǒng)和各種信息家電中。所謂嵌入式圖像系統(tǒng),指以圖像應(yīng)用為中心,以計(jì)算機(jī)技術(shù)為基礎(chǔ),軟件、硬件可裁減,對(duì)功能、可靠性、成本、體積、功耗等嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。嵌入式圖像系統(tǒng)對(duì)圖像顯示技術(shù)提出了各種嚴(yán)格要求,必須選擇合適的顯示器,設(shè)計(jì)出合理的顯示控制方法。   系統(tǒng)硬件設(shè)計(jì)   本系統(tǒng)要構(gòu)建一個(gè)嵌入式、高速、低功耗、低成本的圖像顯示硬件平臺(tái),要求能真彩顯示靜態(tài)或動(dòng)態(tài)彩色圖像。為
          • 關(guān)鍵字: DSP  TFT-LCD  數(shù)字圖像  顯示技術(shù)  嵌入式  CPLD  

          用雙端口RAM實(shí)現(xiàn)與PCI總線接口的數(shù)據(jù)通訊

          •   采用雙端口RAM實(shí)現(xiàn)DSP與PCI總線芯片之間的數(shù)據(jù)交換接口電路。   提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設(shè)計(jì)方案,并給出了PCI總線接口芯片寄存器配置實(shí)例,介紹了軟件包WinDriver開(kāi)發(fā)設(shè)備驅(qū)動(dòng)程序的具體過(guò)程。   隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,為滿足外設(shè)間以及外設(shè)與主機(jī)間的高速數(shù)據(jù)傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設(shè)提供高性能數(shù)據(jù)通訊的總線,其局部總線在33MHz總線時(shí)鐘、32位數(shù)據(jù)通路時(shí),數(shù)據(jù)
          • 關(guān)鍵字: RAM  DSP  PCI總線  CPLD  數(shù)據(jù)通訊  

          用CPLD實(shí)現(xiàn)基于PC104總線的429接口板

          •   PC104總線系統(tǒng)是一種新型的計(jì)算機(jī)測(cè)控平臺(tái),作為嵌入式PC的一種,在軟件與硬件上與標(biāo)準(zhǔn)的臺(tái)式PC(PC/AT)體系結(jié)構(gòu)完全兼容,它具有如下優(yōu)點(diǎn):體積小、十分緊湊,并采用模塊化結(jié)構(gòu),功耗低,總線易于擴(kuò)充,緊固堆疊方式安裝,適合于制作高密度、小體積、便攜式測(cè)試設(shè)備,因此在軍用航空設(shè)備上有著廣泛的應(yīng)用,但也正是PC104板的這種小尺寸結(jié)構(gòu)、板上可用空間少給設(shè)計(jì)帶來(lái)了一定的困難,所以本設(shè)計(jì)采用了復(fù)雜可編程器件CPLD,用CPLD完成了PC104總線與429總線通訊的主要電路,大大節(jié)省了硬件資源,本文著重介紹
          • 關(guān)鍵字: CPLD  接口板  PC104  總線  嵌入式  

          FPGA競(jìng)爭(zhēng)好像在演戲(上)

          •   若要問(wèn):半導(dǎo)體業(yè)哪個(gè)領(lǐng)域最有趣?我認(rèn)為FPGA。作為記者,大家一提起FPGA公司就很興奮,太充滿活力了,有時(shí)過(guò)分得充滿戲劇性。   當(dāng)中國(guó)第一高樓——上海金茂大廈剛剛落成時(shí),A公司在上海成立辦事處,邀請(qǐng)記者從北京到上海觀摩,下榻金茂。一周后,X公司也宣布已經(jīng)成立上海辦事處,也盛情邀請(qǐng)記者去那里看看,也同樣入住金茂。 ????????????&nbs
          • 關(guān)鍵字: FPGA  半導(dǎo)體  ASIC  CPLD  

          簡(jiǎn)易USB接口卡的設(shè)計(jì)和實(shí)現(xiàn)

          •   目前比較常用的方法是在PC機(jī)或工控機(jī)內(nèi)安裝ISA或PCI數(shù)據(jù)采集卡(如A/D卡及422,485卡).但這些數(shù)據(jù)采集卡存在安裝麻煩,受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源的限制,可擴(kuò)展性差等缺點(diǎn)特別是在一些電磁干擾較強(qiáng)的工業(yè)現(xiàn)場(chǎng)。隨著USB總線的發(fā)展和應(yīng)用以及USB接口芯片出現(xiàn),現(xiàn)在USB接口卡應(yīng)該是一個(gè)即實(shí)用又方便的選擇了。這項(xiàng)設(shè)計(jì)實(shí)現(xiàn)的是一個(gè)動(dòng)態(tài)采集和存儲(chǔ)系統(tǒng)的計(jì)算機(jī)通信接口卡,基本上可分為CY7C68013 USB接口芯片、CPLD芯片擴(kuò)展控制部分、軟件的實(shí)現(xiàn)部分。   一、 整體結(jié)構(gòu)圖  
          • 關(guān)鍵字: USB  接口卡  CPLD  芯片  

          基于SPCE061A和CPLD的電動(dòng)自行車(chē)充電系統(tǒng)研制

          •   電動(dòng)車(chē)由于具有無(wú)廢氣污染、無(wú)噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長(zhǎng)的缺點(diǎn)。目前隨著電動(dòng)自行車(chē)的發(fā)展,急需解決的問(wèn)題就是如何實(shí)現(xiàn)快速靈活的充電。   隨著電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語(yǔ)言的自上而下(TOP-TO-DOWN)設(shè)計(jì)方法給數(shù)字系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)帶來(lái)了革命性變革,僅使用單片機(jī)來(lái)實(shí)現(xiàn)系統(tǒng)控制的傳統(tǒng)方法正在被越來(lái)越多的以MCU+FPGA/CPLD為核心的最新設(shè)
          • 關(guān)鍵字: CPLD  SPCE061A  FPGA  EDA  充電  電動(dòng)自行車(chē)  

          基于CPLD的USB下載電纜設(shè)計(jì)

          •   引 言   隨著片上系統(tǒng)(SoC,System on Chip)時(shí)代的到來(lái),包括復(fù)雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)的可編程邏輯器件(具有在系統(tǒng)可再編程的獨(dú)特優(yōu)點(diǎn)),應(yīng)用越來(lái)越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。   本文研究基于IEEEll49.1標(biāo)準(zhǔn)的USB下載接口電路的設(shè)計(jì)及實(shí)現(xiàn)。針對(duì)Altera公司的FPGA器件Cy-
          • 關(guān)鍵字: CPLD  USB  FPGA  下載電纜  SoC  

          基于DSP的視頻采集系統(tǒng)設(shè)計(jì)

          •   0 引言   數(shù)字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應(yīng)用,設(shè)計(jì)一種功能靈活、使用方便、便于嵌入到系統(tǒng)中的視頻信號(hào)采集電路具有重要的實(shí)用意義。   在研究基于DSP的視頻監(jiān)控系統(tǒng)時(shí),考慮到高速實(shí)時(shí)處理及實(shí)用化兩方面的具體要求,需要開(kāi)發(fā)一種具有高速、高集成度等特點(diǎn)的視頻圖象信號(hào)采集系統(tǒng),為此系統(tǒng)采用專用視頻解碼芯片和復(fù)雜可編程邏輯器件(CPLD)構(gòu)成前端圖象采集部分。設(shè)計(jì)上采用專用視頻解碼芯片,以CPLD器件作為控制單元和外圍接口,以FIFO為緩存結(jié)構(gòu),能夠有效地實(shí)現(xiàn)視頻信號(hào)的采集與讀取
          • 關(guān)鍵字: DSP  數(shù)據(jù)采集  視頻采集  CPLD  數(shù)字圖象處理  

          基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng)

          • 一種基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng),采用視頻解碼芯片SAA7114H進(jìn)行A/D轉(zhuǎn)換,在CPLD芯片XC95216的邏輯控制下通過(guò)乒乓緩存技術(shù)進(jìn)行數(shù)據(jù)存儲(chǔ)。
          • 關(guān)鍵字: CPLD  視頻解碼芯片  實(shí)時(shí)圖像  采集系統(tǒng)    

          用單片機(jī)和CPLD實(shí)現(xiàn)步進(jìn)電機(jī)的控制

          •     步進(jìn)電機(jī)是一種將脈沖信號(hào)轉(zhuǎn)換成角位移的伺服執(zhí)行器件。其特點(diǎn)是結(jié)構(gòu)簡(jiǎn)單、運(yùn)行可靠、控制方便。       尤其是步距值不受電壓、溫度的變化的影響、誤差不會(huì)長(zhǎng)期積累,這給實(shí)際的應(yīng)用帶來(lái)了很大的方便。它廣泛用于消費(fèi)類產(chǎn)品(打印機(jī)、照相機(jī))、工業(yè)控制(數(shù)控機(jī)床、工業(yè)機(jī)器人)、醫(yī)療器械等機(jī)電產(chǎn)品中。            通常的步進(jìn)電機(jī)控制方法是采用CPU(PC
          • 關(guān)鍵字: 單片機(jī) CPLD 步進(jìn)電機(jī)   

          簡(jiǎn)易通用型PCI接口的VHDL-CPLD設(shè)計(jì)

          •   用CPLD設(shè)計(jì)所構(gòu)成的CPI接口系統(tǒng)具有簡(jiǎn)潔、可靠等優(yōu)點(diǎn),是一種行之有效的設(shè)計(jì)途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計(jì)PCI常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時(shí),其產(chǎn)生的時(shí)序往往與PCI規(guī)范有很大出入。雖然 Altera 等公司推出PCI核可以直接使用,但這樣的內(nèi)核占用CPLD資源較多,且能適配的器件種類少,同時(shí)價(jià)格也高,在實(shí)際設(shè)計(jì)應(yīng)用中有很大的局限性。因此,使用通用型CPLD器件設(shè)計(jì)簡(jiǎn)易型PCI接口有很大的現(xiàn)實(shí)意義。在Compact
          • 關(guān)鍵字: VHDL-CPLD  

          采用視頻方式的點(diǎn)坐標(biāo)測(cè)量方法

          •   摘要:   介紹了一種采用視頻方式的點(diǎn)坐標(biāo)測(cè)量方法。方案設(shè)計(jì)巧妙,測(cè)量方法穩(wěn)定了可靠、精度高。該方法采用CCD攝像頭拍攝屏幕畫(huà)面獲取光點(diǎn)信號(hào),對(duì)攝像頭輸出的視頻信號(hào)經(jīng)過(guò)處理后,得到需要的一系列數(shù)字信號(hào),然后在CPLD中完成數(shù)字邏輯功能,最終得到點(diǎn)的坐標(biāo)。   測(cè)量一幅畫(huà)面中某點(diǎn)的坐標(biāo),大多采用人工方法。但在有些工作條件下,這種方法給工作人員帶來(lái)不便。本文介紹一種自動(dòng)測(cè)量點(diǎn)坐標(biāo)的實(shí)現(xiàn)方案。   1 系統(tǒng)總體設(shè)計(jì)方案   該方案測(cè)量對(duì)象是光點(diǎn),在實(shí)驗(yàn)中用紅色激光筆產(chǎn)生,使用加入紅色濾光片的CCD攝
          • 關(guān)鍵字: CPLD  
          共781條 46/53 |‹ « 44 45 46 47 48 49 50 51 52 53 »

          cpld-jtag接口介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條cpld-jtag接口!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld-jtag接口的理解,并與今后在此搜索cpld-jtag接口的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473