色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          以FPGA為橋梁的FIFO設(shè)計(jì)方案及其應(yīng)用

          • 引言在利用DSP實(shí)現(xiàn)視頻實(shí)時(shí)跟蹤時(shí),需要進(jìn)行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
          • 關(guān)鍵字: FPGA  FIFO  SDRAM  DSP  

          基于CPLD/FPGA的多功能分頻器的設(shè)計(jì)與實(shí)現(xiàn)

          • 引言 分頻器在CPLD/FPGA設(shè)計(jì)中使用頻率比較高,盡管目前大部分設(shè)計(jì)中采用芯片廠家集成的鎖相環(huán)資源 ,但是對(duì)于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應(yīng)用場(chǎng)合卻往往不能滿足要求。
          • 關(guān)鍵字: CPLD  FPGA  多功能  分頻器    

          基于DSP TMS320LF2407的PWM整流技術(shù)研究

          • 引 言 整流器作為一種AC/DC變換裝置,其發(fā)展經(jīng)歷了由不可控整流器(二極管整流)、相控整流器(晶閘管整流)到PWM整流器(門極可關(guān)斷功率開關(guān)管)的發(fā)展歷程。晶閘管相控整流和二極管不可控整流對(duì)電網(wǎng)諧波污染嚴(yán)重,且
          • 關(guān)鍵字: 技術(shù)  研究  整流  PWM  DSP  TMS320LF2407  基于  DSP  

          基于DSP和FPGA的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)

          • 基于DSP和FPGA的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng), 引言  隨著通信與廣播電視業(yè)務(wù)的發(fā)展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴(yán)重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號(hào)監(jiān)測(cè)業(yè)務(wù)隨之成為必要。調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)是用于實(shí)
          • 關(guān)鍵字: 信號(hào)  監(jiān)測(cè)  系統(tǒng)  廣播  調(diào)幅  DSP  FPGA  基于  DSP  FPGA  

          基于數(shù)字化控制的開關(guān)電源的研究

          • 0 引言
            開關(guān)電源被譽(yù)為高效節(jié)能型電源。傳統(tǒng)的開關(guān)電源采用模擬控制技術(shù),使用比較器、誤差放大器和模擬調(diào)變器等元器件來調(diào)整電源輸出電壓。模擬控制方法只適用于頻率高、電力小、功能少的開關(guān)電源,且存在控制
          • 關(guān)鍵字: 研究  開關(guān)電源  控制  數(shù)字化  基于  電源  DSP  

          Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案

          •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達(dá)四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場(chǎng)日益增長(zhǎng)的帶寬和可靠性需求。該 IP 內(nèi)核專門針對(duì)擁有多個(gè)嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規(guī)范在許多應(yīng)用中均可實(shí)
          • 關(guān)鍵字: Altera  RapidIO  FPGA  Quartus  

          擴(kuò)大嵌入式領(lǐng)域勢(shì)力范圍 FPGA廠商積極備戰(zhàn)

          •   隨著經(jīng)濟(jì)情勢(shì)與市場(chǎng)環(huán)境的改變,歷經(jīng)長(zhǎng)足發(fā)展的可編程邏輯組件(PLD)正憑借著成熟的技術(shù)將觸角深入量產(chǎn)型的消費(fèi)及嵌入式市場(chǎng),并以更加經(jīng)濟(jì)的開發(fā)成本持續(xù)搶占傳統(tǒng)ASIC/ASSP市場(chǎng).   "ASIC/ASSP的商業(yè)模式愈來愈難以為繼,"愛特(Actel)公司應(yīng)用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關(guān)卡."300mm晶圓廠的成本以驚人的速度增長(zhǎng),在45nm節(jié)點(diǎn)約需30億美元;而到了32nm節(jié)點(diǎn),估計(jì)會(huì)達(dá)到100億美元."另一方面,全球市場(chǎng)的動(dòng)蕩情況,也
          • 關(guān)鍵字: Altera  FPGA  40nm  

          Xilinx推出EasyPath-6 FPGA

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產(chǎn)品為高性能 FPGA 進(jìn)入量產(chǎn)器件提供了六周內(nèi)即可實(shí)現(xiàn)的總成本最低、風(fēng)險(xiǎn)最小的的解決方案, 在所有FPGA降低成本解決方案中轉(zhuǎn)入量產(chǎn)時(shí)間最快。新款 EasyPath FPGA 無最低訂購(gòu)量限制,讓客戶可根據(jù)最終市場(chǎng)需求下訂單,且成本較購(gòu)買等量的 FPGA 低 35%。   此外,雖然大多數(shù)成本降低的方案會(huì)讓設(shè)計(jì)選項(xiàng)受到限制,迫使客戶接受未經(jīng)優(yōu)化的部件或封裝, 然而
          • 關(guān)鍵字: Xilinx  FPGA  EasyPath  

          基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法的研究

          • 基于FPGA的神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法已成為實(shí)際實(shí)時(shí)應(yīng)用神經(jīng)網(wǎng)絡(luò)的一種途徑。本文就十多年來基于FPGA的ANN實(shí)現(xiàn)作一個(gè)系統(tǒng)的總結(jié),例舉關(guān)鍵的技術(shù)問題,給出詳細(xì)的數(shù)據(jù)分析,引用相關(guān)的最新研究成果,對(duì)不同的實(shí)現(xiàn)方法和思想進(jìn)行討論分析,并說明存在的問題以及改善方法,強(qiáng)調(diào)神經(jīng)網(wǎng)絡(luò)FPGA實(shí)現(xiàn)的發(fā)展方向和潛力及提出自己的想法。另外,還指出基于FPGA實(shí)現(xiàn)神經(jīng)網(wǎng)絡(luò)存在的瓶頸制約,最后對(duì)今后的研究趨勢(shì)作出估計(jì)。
          • 關(guān)鍵字: FPGA  人工神經(jīng)網(wǎng)絡(luò)  實(shí)現(xiàn)方法    

          基于DSP的PWM整流技術(shù)研究

          • 基于DSP的PWM整流技術(shù)研究,引 言
            整流器作為一種AC/DC變換裝置,其發(fā)展經(jīng)歷了由不可控整流器(二極管整流)、相控整流器(晶閘管整流)到PWM整流器(門極可關(guān)斷功率開關(guān)管)的發(fā)展歷程。晶閘管相控整流和二極管不可控整流對(duì)電網(wǎng)諧波污染嚴(yán)重
          • 關(guān)鍵字: 技術(shù)  研究  整流  PWM  DSP  基于  DSP  

          賽靈思目標(biāo)設(shè)計(jì)平臺(tái)再獲電子行業(yè)大獎(jiǎng)

          • 《電子產(chǎn)品世界》在“2009年度影響中國(guó)的嵌入式系統(tǒng)技術(shù)獎(jiǎng)”評(píng)選中授予賽靈思目標(biāo)設(shè)計(jì)平臺(tái)“最佳新興理念獎(jiǎng)”,對(duì)目標(biāo)設(shè)計(jì)平臺(tái)給設(shè)計(jì)師帶來的巨大價(jià)值表示高度認(rèn)可
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-6  Spartan-6  

          基于DSP的多頻帶混合信號(hào)測(cè)試系統(tǒng)

          • 1混合信號(hào)測(cè)試的特點(diǎn)和測(cè)試要求隨著數(shù)字化浪潮的深入,具有混合信號(hào)功能的芯片越來越多地出現(xiàn)在人們的生...
          • 關(guān)鍵字: DSP  ADSL  CODEC  混合信號(hào)測(cè)試  
          共9876條 484/659 |‹ « 482 483 484 485 486 487 488 489 490 491 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473