dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
Improv Systems幫助中國清華大學(xué)啟動先進(jìn)的DSP設(shè)計計劃
- 北京音視潮半導(dǎo)體技術(shù)有限公司宣布一筆重大捐贈,及參加清華大學(xué)微電子研究所的聯(lián)合教學(xué)和科研計劃。通過該協(xié)議,音視潮公司捐贈其全套DSP環(huán)境即Jazz™ Composer Tool Suite,用于開設(shè)一個實(shí)驗(yàn)室,在先進(jìn)的媒體處理半導(dǎo)體設(shè)計的最新方法方面培訓(xùn)學(xué)生。此外, 音視潮公司在當(dāng)年即參加微電子研究所“先進(jìn)DSP體系結(jié)構(gòu)和設(shè)計”研究生課程的教學(xué),并為參加科研項(xiàng)目的教員、實(shí)驗(yàn)室工作人員和研究生提供DSP講座。 清華大學(xué)計劃在今年秋季開始的新學(xué)年開設(shè)一個
- 關(guān)鍵字: DSP 單片機(jī) 嵌入式系統(tǒng) 清華大學(xué)
FPGA的DSP性能揭秘
- “今天,F(xiàn)PGA越來越多地應(yīng)用在多種DSP中。我們預(yù)計這一趨勢在未來幾年會更加明顯?!泵绹{(diào)查機(jī)構(gòu)Berkeley設(shè)計技術(shù)公司做了上述預(yù)測。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足了DSP應(yīng)用領(lǐng)域,近一、兩年,隨著3G通信、視頻成像等領(lǐng)域的發(fā)展,F(xiàn)PGA for DSP(FPGA的DSP)再次成為了熱點(diǎn)。為什么會用FPGA做DSP?Xilinx中國區(qū)運(yùn)營總經(jīng)理吳曉東從DSP的概念上進(jìn)行了分析:DSP表示數(shù)字信號處理器,也可以表示為數(shù)字信號處理—并不代表某一種芯片。實(shí)際上,數(shù)字信號處理
- 關(guān)鍵字: 0706_A DSP FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_專題
FPGA for DSP的精彩問答
- 問:現(xiàn)在DSP跟微處理器結(jié)合的情況比較多,實(shí)現(xiàn)DSP功能的FPGA是否也要和微處理器合作?答:現(xiàn)在90%以上的FPGA都運(yùn)用在處理器上,這也正是FPGA這方面的優(yōu)勢。你可以用FPGA的邏輯搭建一個軟處理器,也可以選用具有內(nèi)嵌硬處理器的產(chǎn)品。因此,可以很容易在FPGA上實(shí)現(xiàn)微處理器的性能。 問:FPGA已經(jīng)能夠?qū)崿F(xiàn)DSP,為何還要專門開發(fā)為DSP應(yīng)用的FGPA?答:首先,所有的FPGA都有乘法器,如果你可以拿這些乘法器做數(shù)字信號處理,但是不是最優(yōu)化的。例如,如果你選擇Xilinx Spartan的產(chǎn)品,你
- 關(guān)鍵字: 0706_A DSP FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_專題
基于FPGA的二值圖像連通域標(biāo)記快速算法實(shí)現(xiàn)
- 摘 要:針對高速圖像目標(biāo)實(shí)時識別和跟蹤任務(wù),需要利用系統(tǒng)中有限的硬件資源實(shí)現(xiàn)高速、準(zhǔn)確的二值圖像連通域標(biāo)記,提出了一種適合FPGA實(shí)現(xiàn)的二值圖像連通域標(biāo)記快速算法。算法以快捷、有效的方式識別、并記錄區(qū)域間復(fù)雜的連通關(guān)系。與傳統(tǒng)的二值圖像標(biāo)記算法相比,該算法具有運(yùn)算簡單性、規(guī)則性和可擴(kuò)展性的特點(diǎn)。利用FPGA實(shí)現(xiàn)該算法時,能夠準(zhǔn)確有效的識別出圖像中復(fù)雜的連通關(guān)系,產(chǎn)生正確的標(biāo)記結(jié)果。在100MHz工作時鐘下,處理384
- 關(guān)鍵字: FPGA 單片機(jī) 二值圖像連通域標(biāo)記 嵌入式系統(tǒng)
嵌入式DSP上的視頻編解碼
- 通用視頻標(biāo)準(zhǔn)和編解碼器 聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編碼專家組(Video Coding Experts Group, VCEG)和ISO/IEC運(yùn)動圖像專家組(Moving Picture Experts Group, MPEG)組成。VCEG開發(fā)自愿性標(biāo)準(zhǔn),用于會話和非會話類音/視頻應(yīng)用的先進(jìn)移動圖像編碼。 MPEG開發(fā)國際標(biāo)準(zhǔn),用于移動圖像、音頻及兩者組合的壓 縮、編碼、解壓縮、處理等,以滿足各種應(yīng)用。總之,JVT已經(jīng)開發(fā)了包括ITU H.262/MP
- 關(guān)鍵字: DSP 單片機(jī) 頻編解碼 嵌入式系統(tǒng)
基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計
- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運(yùn)行效果。 2 總體設(shè)計思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的N位減法計數(shù)器。設(shè)定:當(dāng)要求的高電平
- 關(guān)鍵字: FPGA 單片機(jī) 脈沖發(fā)生器 嵌入式系統(tǒng)
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473