色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+arm

          在汽車(chē)娛樂(lè)電子中采用FPGA推動(dòng)的參考設(shè)計(jì)

          • 汽車(chē)娛樂(lè)電子推動(dòng)了功能和容量的快速發(fā)展,促使設(shè)計(jì)人員在性能、成本和靈活性上做出綜合考慮。與其他汽車(chē)電子領(lǐng)域不同,多媒體圖形應(yīng)用高度可視化,其需求多變,在許多情況下甚至還沒(méi)有建立標(biāo)準(zhǔn)。汽車(chē)設(shè)計(jì)人員需要一個(gè)能夠提供最靈活、性能最佳而成本可控的解決方案。可編程邏輯,特別是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)便是這樣的解決方案。 在以前,專(zhuān)用集成電路(ASIC)能夠?yàn)橹圃焐烫峁┏杀拘б孑^好的芯片方案,因此,汽車(chē)圖形應(yīng)用在半導(dǎo)體方面一般選用ASIC。但是,ASIC開(kāi)發(fā)成本不斷攀升,降低批量?jī)r(jià)格、快速面市的要求以及功能復(fù)雜
          • 關(guān)鍵字: FPGA  汽車(chē)電子  汽車(chē)電子  

          ARM發(fā)布REALVIEW實(shí)時(shí)軟件庫(kù)

          原型驗(yàn)證過(guò)程中的ASIC到FPGA的代碼轉(zhuǎn)換

          • 在對(duì)ASIC設(shè)計(jì)進(jìn)行FPGA原型驗(yàn)證時(shí),由于物理結(jié)構(gòu)不同,ASIC的代碼必須進(jìn)行一定的轉(zhuǎn)換后才能作為FPGA的輸入 現(xiàn)代集成電路設(shè)計(jì)中,芯片的規(guī)模和復(fù)雜度正呈指數(shù)增加。尤其在ASIC設(shè)計(jì)流程中,驗(yàn)證和調(diào)試所花的時(shí)間約占總工期的70%。為了縮短驗(yàn)證周期,在傳統(tǒng)的仿真驗(yàn)證的基礎(chǔ)上,涌現(xiàn)了許多新的驗(yàn)證手段,如斷言驗(yàn)證、覆蓋率驅(qū)動(dòng)的驗(yàn)證,以及廣泛應(yīng)用的基于現(xiàn)場(chǎng)可編程器件(FPGA)的原型驗(yàn)證技術(shù)。 采用FPGA原型技術(shù)驗(yàn)證ASIC設(shè)計(jì),首先需要把ASIC設(shè)計(jì)轉(zhuǎn)化為FPGA設(shè)計(jì)。但ASIC是基于標(biāo)準(zhǔn)單元庫(kù),F(xiàn)P
          • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  

          ADPCM語(yǔ)音編解碼電路設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • 近年來(lái),多媒體技術(shù)逐漸深入到人們的生活中。MP3播放器已經(jīng)成為流行的便攜式音頻播放設(shè)備,由于MP3編碼算法非常復(fù)雜,目前,一部分MP3播放器的錄音功能主要基于ADPCM算法和DSP來(lái)實(shí)現(xiàn)。本文闡述了ADPCM語(yǔ)音編解碼VLSI芯片的設(shè)計(jì)方法以及利用FPGA的硬件實(shí)現(xiàn)。 ADPCM算法及其編解碼器原理 ADPCM(Adaptive Differential Pulse Code Modulation,自適應(yīng)差分脈沖編碼調(diào)制)綜合了APCM的自適應(yīng)特性和DPCM系統(tǒng)的差分特性,是一種性能較好的波形編碼。它
          • 關(guān)鍵字: FPGA  消費(fèi)電子  消費(fèi)電子  

          基于FPGA的前向糾錯(cuò)算法

          • 研究數(shù)字音頻無(wú)線(xiàn)傳輸中的前向糾錯(cuò)(FEC)算法的設(shè)計(jì)及實(shí)現(xiàn),對(duì)前向糾錯(cuò)中的主要功能模塊,如RS編解碼、交織器與解交織器等給出基本算法及基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)和硬件描述語(yǔ)言的解決方案。
          • 關(guān)鍵字: FPGA  前向糾錯(cuò)  算法    

          中國(guó)微處理器(秋季)論壇:微處理器巨擎云集,暢想明天

          •   深圳,9月12日,記者高威、王瑩報(bào)道,《電子產(chǎn)品世界》9月12日舉辦的“中國(guó)微處理器論壇”上,國(guó)內(nèi)外主要的微處理器廠商濟(jì)濟(jì)一堂:Intel, ARM, IBM, NXP, MIPS,中國(guó)的神州龍芯……,論壇還邀請(qǐng)到了國(guó)內(nèi)的重要專(zhuān)家,例如中國(guó)科學(xué)院沈緒榜院士,中國(guó)計(jì)算機(jī)學(xué)會(huì)微機(jī)專(zhuān)業(yè)委員會(huì)(嵌入式專(zhuān)委會(huì))單片機(jī)學(xué)會(huì)理事長(zhǎng)陳章龍教授。盡管這兩天深圳在下這中雨,但仍有300多位微處理器的工程師參會(huì),他們主要來(lái)自深圳及廣東各地,也有專(zhuān)程從中國(guó)各地趕來(lái)的。     
          • 關(guān)鍵字: ARM  Intel  單片機(jī)  龍芯  嵌入式系統(tǒng)  微處理器  嵌入式  

          基于XC2V1000型FPGA的FIR抽取濾波器的設(shè)計(jì)

          • 介紹XC2V1000型現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的主要特性和FIR抽取濾波器的工作原理,重點(diǎn)闡述用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出仿真波形和設(shè)計(jì)特點(diǎn)。
          • 關(guān)鍵字: V1000  1000  FPGA  FIR    

          uC/OS-II在ARM系統(tǒng)上的移植與實(shí)現(xiàn)

          • uC/OS-II在ARM系統(tǒng)上的移植與實(shí)現(xiàn),用ARM公司提供的ADS 開(kāi)發(fā)工具,將uC/ OS - II 移植到ARM 處理器上,并將移植結(jié)果應(yīng)用在跑馬燈和數(shù)碼管的實(shí)現(xiàn)上,運(yùn)行正常,表明移植成功.
          • 關(guān)鍵字: 實(shí)現(xiàn)  移植  系統(tǒng)  ARM  uC/OS-II  

          2006年,SEED成為美國(guó)賽靈思(Xilinx)的合作伙伴

          •   2006年,成為美國(guó)賽靈思(Xilinx)的合作伙伴,代理Xilinx FPGA的軟、硬件業(yè)務(wù),積極推廣FPGA大學(xué)計(jì)劃。
          • 關(guān)鍵字: SEED  FPGA  

          2006年9月12日,安創(chuàng)獲得ARM7TDMI處理器授權(quán)

          •   2006年9月12日 安創(chuàng)通過(guò)ARM代工廠計(jì)劃獲得ARM7TDMI處理器授權(quán),將用于與安全相關(guān)的應(yīng)用。通過(guò)這一授權(quán)協(xié)議,安創(chuàng)成為A R M在中國(guó)的孵化器合作伙伴——上海集成電路設(shè)計(jì)研究中心(ICC)的首個(gè)商業(yè)成功案例。
          • 關(guān)鍵字: ARM  處理器  

          基于FPGA的生物芯片掃描儀的位置檢測(cè)

          • 詳細(xì)闡述了FPGA中辨向細(xì)分、可逆計(jì)數(shù)器,接口電路的設(shè)計(jì)實(shí)現(xiàn),并給出了仿真波形。
          • 關(guān)鍵字: FPGA  生物芯片  位置檢測(cè)    

          降低FPGA設(shè)計(jì)的功耗是一種協(xié)調(diào)和平衡藝術(shù)

          • 目前許多終端市場(chǎng)對(duì)可編程邏輯器件設(shè)計(jì)的低功耗要求越來(lái)越苛刻。工程師們?cè)谠O(shè)計(jì)如路由器、交換機(jī)、基站及存...
          • 關(guān)鍵字: FPGA  低功耗  

          Actel低功耗的FPGA系列靜態(tài)功耗僅為5µW

          •   Actel 公司宣布推出業(yè)界最低功耗的現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競(jìng)爭(zhēng)產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長(zhǎng)便攜式應(yīng)用的電池壽命達(dá)5倍,因而奠定了低功耗的新標(biāo)準(zhǔn)。        由于便攜式產(chǎn)品的生命周期短及市場(chǎng)競(jìng)爭(zhēng)激烈,設(shè)計(jì)人員必需不斷增加新的功能和復(fù)雜性,但卻不能耗用
          • 關(guān)鍵字: Actel  FPGA  單片機(jī)  靜態(tài)功耗  嵌入式系統(tǒng)  通訊  網(wǎng)絡(luò)  無(wú)線(xiàn)  

          XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件

          • 進(jìn)一步擴(kuò)展 65-NM VIRTEX-5 FPGA性能優(yōu)勢(shì) 新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號(hào)完整性分析能力  賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
          • 關(guān)鍵字: 65nm  FPGA  ISE  PlanAhead  Virtex-5  Xilinx  單片機(jī)  嵌入式系統(tǒng)  賽靈思  通訊  網(wǎng)絡(luò)  無(wú)線(xiàn)  

          基于FPGA的樂(lè)曲發(fā)生器設(shè)計(jì)

          • 本設(shè)計(jì)在美國(guó)ALTERA公司MAX + plusⅡ的EDA軟件平臺(tái)上,使用層次化設(shè)計(jì)方法,實(shí)現(xiàn)了樂(lè)曲發(fā)生器的設(shè)計(jì)。
          • 關(guān)鍵字: FPGA  發(fā)生器    
          共10125條 659/675 |‹ « 657 658 659 660 661 662 663 664 665 666 » ›|

          fpga+arm介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473