色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn)

          • 基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn), 1、引言醫(yī)學(xué)超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進(jìn)入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號(hào),經(jīng)過(guò)提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標(biāo)準(zhǔn)視頻信號(hào),
          • 關(guān)鍵字: FPGA  B超成像  系統(tǒng)  圖像采集    

          強(qiáng)強(qiáng)聯(lián)合,i-IP(唐芯微電子)與高清H.264 IP聯(lián)姻

          •   如果說(shuō):“生意要從整合資源開(kāi)始”,i-IP(唐芯微電子)正是抓住了這一點(diǎn),成立以來(lái)不斷強(qiáng)化自身FPGA平臺(tái)設(shè)計(jì)技術(shù)實(shí)力同時(shí),一直瞄準(zhǔn)產(chǎn)業(yè)鏈中各領(lǐng)域優(yōu)勢(shì)資源,尋找適合自身業(yè)務(wù)發(fā)展需要的優(yōu)質(zhì)產(chǎn)品和企業(yè),為滿足目標(biāo)客戶對(duì)基于FPGA硬件平臺(tái)與各類IP產(chǎn)品的需求,不斷聚集強(qiáng)勢(shì)資源,始終朝著“力爭(zhēng)成為FPGA產(chǎn)業(yè)頂尖服務(wù)提供商”的經(jīng)營(yíng)目標(biāo)邁進(jìn)。   此前,經(jīng)過(guò)大半年的相互了解、探索合作模式,與Jointwave(技微聯(lián)合)達(dá)成共同代理合作意向。 Jointw
          • 關(guān)鍵字: 唐芯微電子  FPGA  IP  

          基于通道控制的雙余度DSP設(shè)計(jì)與實(shí)現(xiàn)

          • 本文介紹了一種利用通道復(fù)用技術(shù)實(shí)現(xiàn)的具有雙余度DSP的自動(dòng)控制系統(tǒng)控制部件,重點(diǎn)描述系統(tǒng)的軟硬件實(shí)現(xiàn)及如何實(shí)現(xiàn)雙機(jī)通訊和故障切換。
          • 關(guān)鍵字: DSP  CAN總線  通道  硬件系統(tǒng)  201004  

          基于FPGA的高速FIFO電路設(shè)計(jì)

          • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨(dú)立時(shí)鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動(dòng)數(shù)據(jù)傳輸,根據(jù)讀寫(xiě)時(shí)鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時(shí)鐘傳輸?shù)膯?wèn)題。
          • 關(guān)鍵字: FIFO  FPGA  時(shí)鐘  201004  

          32位AVR UC3微控制器浮點(diǎn)單元技術(shù)

          •   愛(ài)特梅爾公司(Atmel Corporation)宣布推出全新浮點(diǎn)單元(Floating Point Unit)技術(shù),用于愛(ài)特梅爾32位AVR UC3產(chǎn)品系列。此新技術(shù)可使設(shè)計(jì)師在汽車(chē)和工業(yè)控制等應(yīng)用中,采用一個(gè)愛(ài)特梅爾微控制器(MCU)可以取代傳統(tǒng)微控制器和數(shù)字信號(hào)處理器(DSP) 兩芯片方案。   愛(ài)特梅爾的32位AVR UC3微控制器特色之一,是其架構(gòu)具有非常高的數(shù)字信號(hào)處理性能。UC3 MCU提供通常只在高端DSP才有的定點(diǎn)和整數(shù)算法,因而性能超出大部份的微控制器。通過(guò)增加一個(gè)準(zhǔn)確的浮點(diǎn)單元
          • 關(guān)鍵字: Atmel  AVR  DSP  浮點(diǎn)單元  

          G.723.1算法在DSP上的優(yōu)化

          • G.723.1算法在DSP上的優(yōu)化,1 引言  G.723.1是刪組織于1996年推出的一種低碼率的語(yǔ)音編碼算法標(biāo)準(zhǔn),也是目前該組織頒布的語(yǔ)音壓縮標(biāo)準(zhǔn)中碼率最低的一種標(biāo)準(zhǔn)。G.723.1主要用于對(duì)語(yǔ)音及其它多媒體聲音信號(hào)的壓縮,目前在一些數(shù)字音視頻傳輸、高
          • 關(guān)鍵字: 優(yōu)化  DSP  算法  G.723.1  

          FPGA上同步開(kāi)關(guān)噪聲的分析

          • FPGA上同步開(kāi)關(guān)噪聲的分析, 概述  隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來(lái)FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬(wàn)個(gè)邏輯單元和1104個(gè)輸入輸出管腳。大量的輸出管腳在同一時(shí)刻
          • 關(guān)鍵字: 分析  噪聲  開(kāi)關(guān)  同步  FPGA  

          一種GPS定位替代系統(tǒng)的FPGA實(shí)現(xiàn)

          • 摘 要:本文在分析目前使用的GPS定位系統(tǒng)的基礎(chǔ)上,探討了一種替代系統(tǒng),系統(tǒng)通過(guò)接收不同城市廣播電臺(tái)的發(fā)出的報(bào)時(shí)信號(hào),算出這些地方距離定位設(shè)備所在地的距離,進(jìn)而確定本地的確切地理位置,設(shè)計(jì)了系統(tǒng)的FPGA實(shí)現(xiàn)
          • 關(guān)鍵字: FPGA  GPS  定位  系統(tǒng)    

          CEVA授權(quán)Sequans Communications使用CEVA-X1641 DSP 內(nèi)核

          •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號(hào)處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA公司宣布,授權(quán)業(yè)界領(lǐng)先的4G 芯片組制造商 Sequans Communications 公司使用CEVA-X1641 DSP 內(nèi)核,助力 Sequans 下一代 LTE 和 WiMAX 基帶處理器中。CEVA-X1641 內(nèi)核將為Sequans下一代基帶芯片提供更大的靈活性,同時(shí)仍保持業(yè)界領(lǐng)先的低額定功率。   Sequans Communications工程技術(shù)副總裁Bertrand Debray
          • 關(guān)鍵字: CEVA  DSP  4G  

          優(yōu)化的嵌入式系統(tǒng)設(shè)計(jì)資源簡(jiǎn)化匯聚式處理器應(yīng)用

          •   當(dāng)今的嵌入式應(yīng)用已經(jīng)無(wú)處不在,全球每年生產(chǎn)數(shù)十億顆微處理器,其中大部分被廣泛應(yīng)用于各類嵌入式系統(tǒng),從消費(fèi)電子、通信終端及系統(tǒng)設(shè)備、工業(yè)控制、汽車(chē)電子系統(tǒng)到航空航天,無(wú)處不能看到嵌入式應(yīng)用的身影。在硬件平臺(tái)方面微控制器以及數(shù)字信號(hào)處理器(DSP)產(chǎn)品無(wú)論從品牌、成本、功能特性方面選擇數(shù)以千計(jì),您完全可以針對(duì)您的目標(biāo)應(yīng)用對(duì)成本、處理能力、功耗要求、集成度、開(kāi)發(fā)周期、技術(shù)難度等具體要求,精心選擇出最具綜合優(yōu)勢(shì)的硬件核心平臺(tái)。而在嵌入式操作系統(tǒng)方面,您同樣不再會(huì)有桌面應(yīng)用中幾乎無(wú)可選擇的尷尬,無(wú)論是開(kāi)放源代碼
          • 關(guān)鍵字: ADI  DSP  Blackfin  

          CEVA DSP內(nèi)核助力三星電子第一代LTE調(diào)制解調(diào)器

          •   全球領(lǐng)先的硅片知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,三星電子公司(Samsung Electronics Co., Ltd)已在其第一代商用LTE(Long Term Evolution)調(diào)制解調(diào)器中采用CEVA DSP內(nèi)核技術(shù),這款調(diào)制解調(diào)器在20MHz帶寬下支持高達(dá)100Mbps的下載速率和高達(dá)50Mbps的上載速率。三星電子最近推出采用這種調(diào)制解調(diào)器的LTE 寬帶無(wú)線適配器(dongle)產(chǎn)品,目前在瑞典斯德哥爾摩和挪威奧斯陸已經(jīng)投入商用。   
          • 關(guān)鍵字: CEVA  DSP  LTE  

          基于嵌入式DSP應(yīng)用的低功耗優(yōu)化策略

          • 基于嵌入式DSP應(yīng)用的低功耗優(yōu)化策略, 無(wú)線系統(tǒng)及有線系統(tǒng)設(shè)計(jì)師均必須重視電源效率問(wèn)題,盡管雙方的出發(fā)點(diǎn)不盡相同:對(duì)于移動(dòng)設(shè)備而言,更長(zhǎng)的電池使用壽命、更長(zhǎng)的通話時(shí)間或更長(zhǎng)的工作時(shí)間都是明顯的優(yōu)勢(shì),降低電源要求意味著使用體積更小的電池或選
          • 關(guān)鍵字: 優(yōu)化  策略  功耗  應(yīng)用  嵌入式  DSP  基于  

          基于DSP與FPGA的跟蹤伺服運(yùn)動(dòng)控制

          • 基于DSP與FPGA的跟蹤伺服運(yùn)動(dòng)控制,摘 要: 在分析光電跟蹤伺服系統(tǒng)特點(diǎn)的基礎(chǔ)上,以TI公司DSP芯片TMS320F2812作為主控制芯片,采用FPGA進(jìn)行邏輯時(shí)序控制,設(shè)計(jì)了基于DSP和FPGA的多軸伺服運(yùn)動(dòng)控制器。給出了該控制器的功能和硬件結(jié)構(gòu)以及軟件流程設(shè)計(jì)
          • 關(guān)鍵字: 運(yùn)動(dòng)  控制  伺服  跟蹤  DSP  FPGA  基于  

          基于DSP的無(wú)刷直流電動(dòng)機(jī)的模糊控制系統(tǒng)研究

          • 基于DSP的無(wú)刷直流電動(dòng)機(jī)的模糊控制系統(tǒng)研究,摘要:介紹一種數(shù)字信號(hào)處理器(DSP)控制的無(wú)刷直流電機(jī)控制系統(tǒng)。利用TMS320IF2407的運(yùn)動(dòng)控制接口形成單片DSP控制的電機(jī)系統(tǒng)。采用霍爾元件檢測(cè)轉(zhuǎn)子磁極位置,形成電子換相邏輯。由pi進(jìn)行速度和電流控制,用模糊邏輯
          • 關(guān)鍵字: 控制系統(tǒng)  研究  模糊  直流電動(dòng)機(jī)  DSP  基于  

          基于DSP+ARM的便攜式電能質(zhì)量分析儀設(shè)計(jì)

          • 摘要:介紹了基于高性能DSP芯片ADSP21161和S3C2410 ARM芯片實(shí)現(xiàn)的電能質(zhì)量分析儀的設(shè)計(jì)方法。以DSP芯片為核心實(shí)現(xiàn)數(shù)據(jù)采集及處理,以S3C2410芯片為核心實(shí)現(xiàn)數(shù)據(jù)管理、人機(jī)界面及系統(tǒng)控制,同時(shí)采用WinCE嵌入式操作系
          • 關(guān)鍵字: DSP  ARM  便攜式  電能質(zhì)量    
          共9876條 457/659 |‹ « 455 456 457 458 459 460 461 462 463 464 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473