EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用設(shè)計(jì)
- 0引言傳統(tǒng)氣體壓力測(cè)量?jī)x器的傳感器部分與數(shù)據(jù)采集系統(tǒng)是分離的,抗干擾的能力較差,并且通常被測(cè)對(duì)...
- 關(guān)鍵字: FPGA 智能壓力傳感器系統(tǒng)
利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開(kāi)發(fā)和FPGA建模
- 隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來(lái)越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開(kāi)發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜
- 關(guān)鍵字: SystemC FPGA TLM IP開(kāi)發(fā)
如何實(shí)現(xiàn)高性能的DSP處理
- 如何實(shí)現(xiàn)高性能的DSP處理, 應(yīng)用開(kāi)發(fā)通常開(kāi)始于在個(gè)人電腦或工作站編寫(xiě)的C原型代碼,然后將代碼移植到嵌入式處理器中,并加以優(yōu)化。本系列文章則將這種層面的優(yōu)化在系統(tǒng)級(jí)擴(kuò)展到包括以下三方面的技術(shù):內(nèi)存管理,DMA管理,系統(tǒng)中斷管理。這些
- 關(guān)鍵字: 處理 DSP 高性能 實(shí)現(xiàn) 如何
基于DSP和DDS的三維感應(yīng)測(cè)井高頻信號(hào)源實(shí)現(xiàn)
- 基于DSP和DDS的三維感應(yīng)測(cè)井高頻信號(hào)源實(shí)現(xiàn), 引言 高頻信號(hào)源設(shè)計(jì)是三維感應(yīng)測(cè)井的重要組成部分。三維感應(yīng)測(cè)井的原理是利用激勵(lì)信號(hào)源通過(guò)三個(gè)正交的發(fā)射線圈向外發(fā)射高頻信號(hào),再通過(guò)多組三個(gè)正交的接收線圈,得到多組磁場(chǎng)分量,從而準(zhǔn)確測(cè)量地層各向異性
- 關(guān)鍵字: 高頻 信號(hào)源 實(shí)現(xiàn) 測(cè)井 感應(yīng) DSP DDS 三維 基于
基于DSP處理器的光纖高溫測(cè)量?jī)x的設(shè)計(jì)方案
- 摘要:介紹了一種基于DSP處理器的光纖高溫測(cè)量?jī)x的設(shè)計(jì)方案。該測(cè)量?jī)x以TMS320F2812芯片為核心,在硬件設(shè)計(jì)的基礎(chǔ)上,借助CCS2.0軟件開(kāi)發(fā)系統(tǒng)完成了儀器的軟件設(shè)計(jì)。實(shí)驗(yàn)表明,DSP芯片用于高溫測(cè)量,可充分發(fā)揮其強(qiáng)
- 關(guān)鍵字: DSP 處理器 光纖高溫測(cè)量 方案
DSP完成的實(shí)時(shí)信號(hào)模擬器
- 前言 在通信、雷達(dá)等數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)中,信號(hào)模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來(lái)模擬實(shí)際工作過(guò)程中信號(hào)處理系統(tǒng)的各種輸入信號(hào),從而方便了系統(tǒng)調(diào)試??梢岳矛F(xiàn)有儀器模擬這些信號(hào),也可以設(shè)計(jì)專門
- 關(guān)鍵字: DSP 實(shí)時(shí)信號(hào) 模擬
用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析
- 用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析, 隨著 FPGA 在數(shù)字通信設(shè)計(jì)領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號(hào)處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時(shí)間內(nèi)得到電路最佳性能的新技術(shù)?! ‰m然現(xiàn)在已經(jīng)有多種連接仿真與射頻
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)時(shí) 分析 DSP VSA 動(dòng)態(tài) 探頭 數(shù)字 FPGA
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473