色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          對(duì)基于FPGA的高斯白噪聲發(fā)生器的研究與設(shè)計(jì)

          • 0引言現(xiàn)代通訊電子設(shè)備的抗干擾測(cè)試已經(jīng)成為必須的測(cè)試項(xiàng)目,主要的干擾類型為噪聲干擾。在通信信...
          • 關(guān)鍵字: FPGA  高斯白噪聲發(fā)生器  

          安富利X-Fest研討會(huì)為分銷商推廣樹立榜樣

          •   2010年1月12日,安富利電子元件 (Avnet Electronics Marketing) 與賽靈思公司(Xilinx, Inc.)攜手舉辦X-Fest 2010系列研討會(huì)于北京拉開亞洲活動(dòng)的帷幕。這次X-Fest技術(shù)研討會(huì)在全球37個(gè)城市舉辦,其中包括亞洲地區(qū)的11個(gè)城市,預(yù)計(jì)到場(chǎng)人數(shù)是全球不同領(lǐng)域里最多的。本次北京的會(huì)議計(jì)劃吸引300名工程師,實(shí)際到場(chǎng)人數(shù)接近600人,足見X-Fest的吸引力。   為期一天的研討會(huì)為FPGA、DSP和嵌入式系統(tǒng)設(shè)計(jì)人員提供實(shí)用的技能培訓(xùn),它將提供多種時(shí)長(zhǎng)
          • 關(guān)鍵字: 安富利  電子元件  FPGA  DSP  

          賽靈思開始發(fā)貨行業(yè)最大且性能最高FPGA

          •   賽靈思今天宣布第一批Virtex®-6 LX760系列FPGA已經(jīng)開始發(fā)貨上市。隨著這款擁有即時(shí)設(shè)計(jì)工具支持的行業(yè)最大容量FPGA的上市,那些需要單純大容量邏輯和行業(yè)領(lǐng)先I/O性能的賽靈思客戶,將能夠利用賽靈思ISE® 設(shè)計(jì)套件11.4版本立即開始進(jìn)行項(xiàng)目設(shè)計(jì)開發(fā)。   Synopsys公司副總裁和Synplicity業(yè)務(wù)部門總經(jīng)理Gary Meyers表示:“Virtex-6 LX760 器件所提供的邏輯密度比前一代最大的Virtex-5 器件高出2.5倍以上,因此,隨
          • 關(guān)鍵字: 賽靈思  Virtexk  FPGA  

          C64x+ DSP高速緩存一致性分析與維護(hù)

          • 高速緩存(CACHE)作為內(nèi)核和低速存儲(chǔ)器之間的橋梁,基于代碼和數(shù)據(jù)的時(shí)間和空間相關(guān)性,以塊為單位由硬件控制器自動(dòng)加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成,基于CACHE的運(yùn)行機(jī)制,內(nèi)核始終能夠得到存儲(chǔ)器中最新的數(shù)據(jù)。但是當(dāng)有其它可以更改存儲(chǔ)器內(nèi)容的部件存在時(shí),例如不需要內(nèi)核干預(yù)的直接數(shù)據(jù)存取(DMA)引擎,就可能出現(xiàn)由于CACHE的存在而導(dǎo)致內(nèi)核或者DMA不能夠得到最新數(shù)據(jù)的現(xiàn)象,也就是CACHE一致性的問(wèn)題。
          • 關(guān)鍵字: 維護(hù)  一致性分析  高速  DSP  C64x  

          傳40nm制程代工廠良率普遍低于70%

          •   據(jù)業(yè)者透露,包括臺(tái)積電在內(nèi)的各家芯片生產(chǎn)公司目前的40nm制程良率均無(wú)法突破70%大關(guān)。這種局面恐將對(duì)下一代顯卡和FPGA芯片等產(chǎn)品的市場(chǎng)供貨造成一 定的影響。臺(tái)積電不久前在股東會(huì)上曾透露40nm制程產(chǎn)線遭遇工藝腔匹配問(wèn)題,由此造成40nm產(chǎn)品良率不佳,不過(guò)目前他們?nèi)ツ甑姿坪跻呀?jīng)解決了這個(gè)問(wèn) 題。   另外,聯(lián)電目前也正在其12英寸廠房中實(shí)施40nm制程芯片的量產(chǎn)。據(jù)業(yè)內(nèi)人士透露,目前提供40nm制程FPGA芯片代工服務(wù)的Xilinx公司也出于保險(xiǎn)起見開始推行多品種經(jīng)營(yíng)策略,以免受到40nm制程良率
          • 關(guān)鍵字: 臺(tái)積電  40nm  FPGA  

          基于獨(dú)立DSP平臺(tái)的實(shí)時(shí)衛(wèi)星導(dǎo)航接收機(jī)的設(shè)計(jì)

          • 基于獨(dú)立DSP平臺(tái)的實(shí)時(shí)衛(wèi)星導(dǎo)航接收機(jī)的設(shè)計(jì), 目前,衛(wèi)星定位系統(tǒng)的應(yīng)用越來(lái)越廣泛,中國(guó)、歐盟和日本等國(guó)都在積極發(fā)展自己獨(dú)立的衛(wèi)星定位系統(tǒng)。自1980年第一臺(tái)商品GPS信號(hào)接收機(jī)問(wèn)世以來(lái),GPS信號(hào)接收機(jī)不斷更新?lián)Q代,目前的衛(wèi)星導(dǎo)航接收機(jī)主要由專用集
          • 關(guān)鍵字: 導(dǎo)航  接收機(jī)  設(shè)計(jì)  衛(wèi)星  實(shí)時(shí)  獨(dú)立  DSP  平臺(tái)  基于  

          基于FPGA的磁浮軸承控制系統(tǒng)的設(shè)計(jì)與研究

          • 0引言磁浮軸承(MagneticBearing)是以磁性力完全非接觸式支持旋轉(zhuǎn)體的軸承,其廣義上的定義是可支...
          • 關(guān)鍵字: FPGA  磁浮軸承控制系統(tǒng)  

          基于DSP的光纖高溫測(cè)量?jī)x的軟件設(shè)計(jì)

          •  1 引言  溫度是表征物體冷熱程度的物理量,是工業(yè)生產(chǎn)過(guò)程中測(cè)控的重要參數(shù),溫度過(guò)高或過(guò)低都會(huì)對(duì)產(chǎn)品的質(zhì)量造成影響,甚至使產(chǎn)品報(bào)廢、設(shè)備損壞。因此,溫度的測(cè)量和控制具有十分重要的作用[1],在冶金、化工等
          • 關(guān)鍵字: DSP  光纖  高溫測(cè)量?jī)x  軟件設(shè)計(jì)    

          Altium為Altium Designer新增Spartan-6 FPGA 支持

          •   Altium 繼續(xù)為電子產(chǎn)品設(shè)計(jì)人員擴(kuò)大器件選項(xiàng)。目前,最新版 Altium Designer 可提供 Xilinx Spartan®-6 器件系列的全面支持。   電子設(shè)計(jì)人員可針對(duì)首選 的FPGA(目前,Altium Designer 可支持 60 多款 FPGA產(chǎn)品),或各種備選解決方案,采用 Altium Designer 對(duì)其性能、功耗以及其它設(shè)計(jì)參數(shù)進(jìn)行比較。進(jìn)而獲得高度的設(shè)計(jì)靈活性,不必再為必須選擇多個(gè)廠商的開發(fā)軟件而困擾。電子產(chǎn)品設(shè)計(jì)人員在開發(fā)過(guò)程中,無(wú)需大量軟硬件的重復(fù)設(shè)計(jì)
          • 關(guān)鍵字: Altium  Spartan  FPGA   

          基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理系統(tǒng)

          • 隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實(shí)現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤、智能交通監(jiān)控中得到了越來(lái)越多的應(yīng)用,并向更加廣泛的軍事及民用領(lǐng)域擴(kuò)展。
          • 關(guān)鍵字: DSP  FPGA  ASIC  

          基于FPGA的SoftSerdes設(shè)計(jì)與實(shí)現(xiàn)

          • 引言 在高速源同步應(yīng)用中,時(shí)鐘數(shù)據(jù)恢復(fù)是基本的方法。最普遍的時(shí)鐘恢復(fù)方法是利用數(shù)字時(shí)鐘模塊(DCM、)產(chǎn)生的多相位時(shí)鐘對(duì)輸入的數(shù)據(jù)進(jìn)行過(guò)采樣。但是由于DCM的固有抖動(dòng),在頻率很高時(shí),利用DCM作為一種數(shù)據(jù)恢復(fù)的
          • 關(guān)鍵字: SoftSerdes  FPGA    

          基于高端FPGA的IC驗(yàn)證平臺(tái)的PI分析

          • 1 引言
            大多數(shù)非FPGA類型的、高密度IC(如CPU)對(duì)去耦電容都有非常明確的要求。由于這些器件僅為執(zhí)行特定的任務(wù)而設(shè)計(jì),所以其電源電流需求是固定的,僅在一定范圍內(nèi)有所波動(dòng)。 然而,F(xiàn)PGA不具備這種
          • 關(guān)鍵字: FPGA  分析    

          借助物理綜合提高FPGA設(shè)計(jì)效能

          • 借助物理綜合提高FPGA設(shè)計(jì)效能,隨著FPGA密度的增加,系統(tǒng)設(shè)計(jì)人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計(jì),從而將密度優(yōu)勢(shì)發(fā)揮到最大。這些大規(guī)模設(shè)計(jì)基于這樣的設(shè)計(jì)需求――需要在無(wú)線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過(guò)把兩種芯片功能合
          • 關(guān)鍵字: 設(shè)計(jì)  效能  FPGA  提高  物理  綜合  借助  

          基于DSP并聯(lián)有源電力濾波器的研究

          • 隨著電力電子技術(shù)的迅猛發(fā)展,電力系統(tǒng)中非線性負(fù)荷大量增加,各種非線性和時(shí)變性電子裝置如逆變器、整流器及各種開關(guān)電源的應(yīng)用越來(lái)越廣泛,由此帶來(lái)的諧波和無(wú)功問(wèn)題日益嚴(yán)重。采用電力濾波裝置就近吸收非線性
          • 關(guān)鍵字: 濾波器  研究  電力  有源  DSP  基于  

          雷達(dá)視頻積累算法在FPGA上的實(shí)現(xiàn)


          • 1 引 言由于雷達(dá)所處的環(huán)境的復(fù)雜性,除了地物、云雨、鳥群等干擾外,還可能來(lái)自臨近的雷達(dá)異步干擾、電臺(tái)干擾等。所有的干擾,經(jīng)過(guò)接收機(jī)進(jìn)入信號(hào)處理機(jī),雖然經(jīng)過(guò)了中頻信號(hào)的處理,但還可能有殘余。因
          • 關(guān)鍵字: FPGA  雷達(dá)視頻  積累  算法    
          共9876條 473/659 |‹ « 471 472 473 474 475 476 477 478 479 480 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473