fpga-to-asic 文章 進入fpga-to-asic技術(shù)社區(qū)
三柵極技術(shù)給FPGA帶來突破性優(yōu)勢
- 本文考察了半導(dǎo)體制造業(yè)中晶體管設(shè)計從傳統(tǒng)平面向3D結(jié)構(gòu)轉(zhuǎn)化的影響,以及其對可編程邏輯器件性能的顯著提升。引言2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨家采用Intel的
- 關(guān)鍵字: 三柵極 FPGA 3D結(jié)構(gòu) 可編程邏輯器件
基于BF533和FPGA的雷達信號模擬器設(shè)計實現(xiàn)
- 隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達系統(tǒng)面臨著嚴峻的挑戰(zhàn)。為適應(yīng)新形勢,在現(xiàn)代數(shù)字信號處理技術(shù)和數(shù)字計算機高速發(fā)展的基礎(chǔ)上,計算機仿真技術(shù)得到廣泛應(yīng)用,這也促使雷達信號模擬技術(shù)快速發(fā)展。雷達信號模擬器是現(xiàn)
- 關(guān)鍵字: 雷達信號模擬器 DSP FPGA 數(shù)字頻率合成
基于FPGA非正弦波形發(fā)生器的電路設(shè)計
- 隨著直流輸電技術(shù)的應(yīng)用發(fā)展,高壓電纜線路和補償電容的增多,電力系統(tǒng)中的諧波分量將大大增加,它給電力設(shè)備和弱電系統(tǒng)帶來了諧波污染,并且電力電子裝置的日益增多,使電網(wǎng)中的高次諧波愈來愈嚴重。因此,檢驗諧波控制設(shè)備的性能,或者測試負載設(shè)備在收到擾動時的工作情況等,需要一些專門的諧波發(fā)生器來產(chǎn)生所需的諧波。
- 關(guān)鍵字: 非正弦波形發(fā)生器 FPGA LPM DA9708
基于Verilog的多路相干DDS信號源設(shè)計
- 摘要:傳統(tǒng)的多路同步信號源常采用單片機搭載多片專用DDS芯片配合實現(xiàn)。該技術(shù)實現(xiàn)復(fù)雜,且在要求各路同步相干可控時難以實現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語言實現(xiàn)相干多路DDS的工作原理、設(shè)
- 關(guān)鍵字: DDS 現(xiàn)場可編程門陣列(FPGA) 相位累加器 Verilog_HDL
基于FPGA的步進電機優(yōu)化控制
- 摘要:隨著控制技術(shù)以及步進電機(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M電機的需求也越來越大。但是傳統(tǒng)的步進電機控制系統(tǒng)多以單片機等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等
- 關(guān)鍵字: 步進電機 控制系統(tǒng) FPGA 細分原理 PWM控制技術(shù)
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473