色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          基于FPGA的數(shù)字積分法插補控制器設(shè)計與實現(xiàn)

          • 摘要:為了提高伺服電機的步進精度,簡化控制器結(jié)構(gòu),采用FPGA器件并運用Verilog HDL語言設(shè)計出的插補控制器,不僅采用數(shù)字積分法實現(xiàn)直線插補控制和圓弧插補控制,提高了插補速度和插補精度,而且運用多軸聯(lián)動技術(shù),
          • 關(guān)鍵字: FPGA  數(shù)字  積分  插補控制器    

          FPGA+DSP結(jié)構(gòu)嵌入式系統(tǒng)的FPGA配置方法及其實現(xiàn)

          • 0 引言在信號處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計已經(jīng)是系統(tǒng)發(fā)展的一個重要方向。隨著該系統(tǒng)設(shè)計的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場合中,對系統(tǒng)體積的要求越來越高,因此如何在硬
          • 關(guān)鍵字: FPGA  DSP  嵌入式系統(tǒng)  配置方法    

          FPGA中SPI Flash存儲器的復(fù)用編程方法的實現(xiàn)

          • SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
          • 關(guān)鍵字: FPGA  SPI  Flash  存儲器  復(fù)用編程  

          用FPGA實現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù)

          • 用FPGA實現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù),現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設(shè)計生成的數(shù)據(jù)文件配置進芯片內(nèi)部的靜態(tài)配置數(shù)據(jù)存儲器(SRAM )來實現(xiàn)的,具有可重復(fù)編程性,可以靈活實現(xiàn)各
          • 關(guān)鍵字: 系統(tǒng)  配置  技術(shù)  嵌入式  II  實現(xiàn)  Nios  FPGA  

          交換位技術(shù)改進FPGA-PWM計數(shù)器性能

          •  簡單改變FPGA計數(shù)器規(guī)格使作為DAC功能PWM計數(shù)器的紋波降低?! ‘斝枰恍┠M輸出和系統(tǒng)中有FPGA時,很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計數(shù)器和數(shù)字比較器使占空比可變的典
          • 關(guān)鍵字: FPGA-PWM  技術(shù)改進  計數(shù)器  性能    

          ARM、FPGA與可編程模擬電路設(shè)計的單芯片技術(shù)綜合應(yīng)用

          • ARM、FPGA與可編程模擬電路設(shè)計的單芯片技術(shù)綜合應(yīng)用,如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會薄很多?,F(xiàn)在設(shè)計人員不僅要從多種處理器架構(gòu)中進行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計都以處理器內(nèi)核為中心),而且外設(shè)、通信端口和模擬功能組
          • 關(guān)鍵字: 技術(shù)  綜合  應(yīng)用  單芯片  電路設(shè)計  FPGA  可編程  模擬  ARM  

          Altera全新Qsys工具加速FPGA產(chǎn)品上市步伐

          •   在FPGA設(shè)計領(lǐng)域目前存在著三大主要難題:設(shè)計規(guī)模擴大、設(shè)計重用、設(shè)計驗證時間太長。這三大難題嚴重影響著FPGA設(shè)計的效能,將減緩產(chǎn)品由研發(fā)到上市的時間,是亟需解決的重點問題。   2012年3月30日,“Altera亞太區(qū)采用Qsys實現(xiàn)系統(tǒng)集成研討會•北京站”在清華大學(xué)舉行,該活動重點介紹了Altera新的系統(tǒng)集成工具Qsys,及其如何通過Qsys提高設(shè)計效能。   簡化設(shè)計過程   隨著半導(dǎo)體技術(shù)的不斷發(fā)展,由于半導(dǎo)體工藝的不斷提升,器件的集成度也隨之提升
          • 關(guān)鍵字: Altera  FPGA  Qsys  

          基于FPGA實現(xiàn)多天線多載波的數(shù)字上下變頻

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 多天線  多載波  FPGA  數(shù)字上下變頻  

          Altera發(fā)售目前市場上功耗最低成本最低的28nm FPGA

          •   Altera公司(NASDAQ: ALTR)今天宣布,開始發(fā)售其28-nm Cyclone? V FPGA。Cyclone V器件是目前市場上功耗最低、成本最低的28-nm FPGA。該系列通過集成,前所未有的同時實現(xiàn)了高性能、低系統(tǒng)成本和低功耗,非常適合工業(yè)、無線、固網(wǎng)、軍事和汽車等市場應(yīng)用。Cyclone V系列完成了Altera的28-nm定制系列產(chǎn)品的全系列發(fā)售,提供多種器件以滿足用戶的各類設(shè)計需求——從最大帶寬到最低功耗。   Cyclone V系列采用了T
          • 關(guān)鍵字: Altera  FPGA  

          基于DSP的FPGA配置方法研究與實現(xiàn)

          • 基于DSP的FPGA配置方法研究與實現(xiàn),摘要:在數(shù)字電路中,F(xiàn)PGA+DSP的系統(tǒng)結(jié)構(gòu)應(yīng)用日益廣泛。為了減小此種結(jié)構(gòu)的體積和降低成本,對FPGA采用了被動并行的配置方式。上電后,DSP首先完成自身程序的加載,之后充當配置FPGA的主處理器,從FLASH芯片中讀取FP
          • 關(guān)鍵字: 方法研究  實現(xiàn)  配置  FPGA  DSP  基于  

          基于FPGA和DSP組合的無線基站

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  無線基站  

          基于FPGA的混合擴頻發(fā)射機設(shè)計與實現(xiàn)

          • 摘要:以Alter公司的FPGA為硬件平臺,以QuartusⅡ為設(shè)計工具,來實現(xiàn)該直擴/跳頻混合發(fā)射系統(tǒng)。頂層采用圖形設(shè)計方式,各個模塊均采用Verilog語言進行設(shè)計。編碼模塊采用了RS(255,223)碼與卷積碼(2,1,7)相結(jié)合,
          • 關(guān)鍵字: FPGA  混合擴頻  射機設(shè)計    

          基于FPGA的HDB3碼編碼器優(yōu)化設(shè)計與分析

          • 摘要:利用四進程和結(jié)構(gòu)化設(shè)計兩種不同的VHDL程序設(shè)計方法,對HDB3編碼器進行了設(shè)計、實現(xiàn)和功能分析。設(shè)計的兩種編碼器在Quartus Ⅱ7.2中進行了功能分析,并且下載到EP2C5T144C6中實現(xiàn)了HDB3編碼轉(zhuǎn)換功能。分析與實
          • 關(guān)鍵字: FPGA  HDB3  編碼器  優(yōu)化設(shè)計    

          基于FPGA的嵌入式智能管理系統(tǒng)

          • 摘 要: 具體介紹了嵌入式系統(tǒng)智能管理方面的相關(guān)內(nèi)容,建立了一種基于FPGA的嵌入式智能管理系統(tǒng)的框架結(jié)構(gòu)。此外,分析并實現(xiàn)了系統(tǒng)各項基本的智能功能,這對提高系統(tǒng)整體性能有著很大的幫助。近些年,針對智能管理
          • 關(guān)鍵字: FPGA  嵌入式  智能管理  系統(tǒng)    

          一種基于FPGA的雷達數(shù)字信號處理機設(shè)計與實現(xiàn)

          • 摘要:結(jié)合具體的雷達導(dǎo)引頭型號項目.從數(shù)字信號處理機的原理出發(fā),根據(jù)項目的要求提出了一種基于DBF技術(shù)的某型導(dǎo)引頭信號處理機設(shè)計方案,方案以Xilinx公司Virtex4 SX55 FPGA作為數(shù)字信號處理的核心器件,實現(xiàn)對6陣
          • 關(guān)鍵字: FPGA  雷達數(shù)字  信號處理機    
          共6772條 240/452 |‹ « 238 239 240 241 242 243 244 245 246 247 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473