色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          基于CPCI總線的通用FPGA信號處理板的設計

          • 隨著雷達信號處理技術的不斷發(fā)展以及現(xiàn)代國防對雷達技術的需求,系統(tǒng)對雷達信號處理的要求也越來越高,需要實時處理更加龐大的數(shù)據(jù)。先進的雷達信號處理設備不僅要求性能高、功能多樣化,而且要求信號處理設備
          • 關鍵字: CPCI  FPGA  總線  信號處理板    

          Actel子公司為xTCA產(chǎn)品實現(xiàn)兼容性和互用性

          •   愛特公司 (Actel Corporation) 獨資的子公司Pigeon Point Systems宣布,延續(xù)其xTCA?板級及模塊管理控制器產(chǎn)品的兼容性和互用性舉措。在2009 ATCA Summit會議上,Pigeon Point Systems使用Polaris Networks公司的ATCA測試器,現(xiàn)場對基于Actel Fusion? 混合信號FPGA和Renesas H8S微控制器的最新Pigeon Point管理解決方案xTCA SlotFest進行形式測試(form
          • 關鍵字: Actel  FPGA  管理組件  xTCA  

          基于FPGA二次群分接器的實現(xiàn)

          • 1.引言
            為了提高傳輸速率,擴大通信容量,減少信道數(shù)量,通常把多路信號復用成一路信號進行傳輸。在多種復用方式中,時分復用是一種常用的方式。時分復用是多路信號按照時間間隔共享一路信道進行傳輸。復接是
          • 關鍵字: 實現(xiàn)  FPGA  基于  FPGA  

          模塊化FPGA設計在某雷達接收機中的應用

          • 0 引言
            目前基于FPGA和DSP結(jié)構(gòu)的軟件無線電技術被廣泛應用在數(shù)字接收機設計中,雷達接收機領域的數(shù)字化技術也在日趨發(fā)展,如何借助數(shù)字化的軟硬件優(yōu)勢設計出易實現(xiàn)、靈活,并滿足不同性能指標和目的的數(shù)字接收
          • 關鍵字: FPGA  模塊化  雷達接收機  中的應用    

          使用NI LabVIEW FPGA 與智能 DAQ的自動高電壓電擊

          • Author(s):
            David Hakey - Medtronic, Inc.
            Patrick J. Ryan - Medtronic, Inc.
            Johnny Maynes - Medtronic, Inc. Industry:
            Electronics, Biotechnology Products:
            NI-VISA, LabVIEW, FPGA Module, PXI-7811R
          • 關鍵字: LabVIEW  FPGA  DAQ  自動    

          基于FPGA的軟件無線電平臺設計 

          • 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無...
          • 關鍵字: FPGA  軟件無線電平臺  

          基于FPGA的QPSK及OQPSK信號調(diào)制解調(diào)電路

          • 0引言調(diào)制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多...
          • 關鍵字: FPGA  QPSK  OQPSK  調(diào)制  解調(diào)  

          以FPGA為橋梁的FIFO設計方案及其應用

          • 引言在利用DSP實現(xiàn)視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
          • 關鍵字: FPGA  FIFO  SDRAM  DSP  

          基于CPLD/FPGA的多功能分頻器的設計與實現(xiàn)

          • 引言 分頻器在CPLD/FPGA設計中使用頻率比較高,盡管目前大部分設計中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應用場合卻往往不能滿足要求。
          • 關鍵字: CPLD  FPGA  多功能  分頻器    

          基于ASIC設計的手工綜合研究

          • 針對IC前端設計中的關鍵技術,即將寄存器傳輸級(RTL)描述的手工綜合成門級網(wǎng)表,通過人工參與的方式,運用數(shù)字電路設計知識將行為級代碼用一些最基本的邏輯門(比如與非門、非門、或非門等)按照時應的綜合電路模型得出其相應的門級電路。在ASIC設計過程中運用這種方法,不僅優(yōu)化電路的結(jié)構(gòu),且能保證邏輯功能的正確性,同時可降低傳輸過程中的延遲,提高芯片設計的可靠性。因此,研究ASCI設計中的手工綜合具有重要的實用價值。
          • 關鍵字: ASIC    

          基于DSP和FPGA的調(diào)幅廣播信號監(jiān)測系統(tǒng)

          • 基于DSP和FPGA的調(diào)幅廣播信號監(jiān)測系統(tǒng), 引言  隨著通信與廣播電視業(yè)務的發(fā)展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號監(jiān)測業(yè)務隨之成為必要。調(diào)幅廣播信號監(jiān)測系統(tǒng)是用于實
          • 關鍵字: 信號  監(jiān)測  系統(tǒng)  廣播  調(diào)幅  DSP  FPGA  基于  DSP  FPGA  

          Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案

          •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識產(chǎn)權 (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內(nèi)核專門針對擁有多個嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規(guī)范在許多應用中均可實
          • 關鍵字: Altera  RapidIO  FPGA  Quartus  

          擴大嵌入式領域勢力范圍 FPGA廠商積極備戰(zhàn)

          •   隨著經(jīng)濟情勢與市場環(huán)境的改變,歷經(jīng)長足發(fā)展的可編程邏輯組件(PLD)正憑借著成熟的技術將觸角深入量產(chǎn)型的消費及嵌入式市場,并以更加經(jīng)濟的開發(fā)成本持續(xù)搶占傳統(tǒng)ASIC/ASSP市場.   "ASIC/ASSP的商業(yè)模式愈來愈難以為繼,"愛特(Actel)公司應用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節(jié)點約需30億美元;而到了32nm節(jié)點,估計會達到100億美元."另一方面,全球市場的動蕩情況,也
          • 關鍵字: Altera  FPGA  40nm  

          Xilinx推出EasyPath-6 FPGA

          •   全球可編程邏輯解決方案領導廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產(chǎn)品為高性能 FPGA 進入量產(chǎn)器件提供了六周內(nèi)即可實現(xiàn)的總成本最低、風險最小的的解決方案, 在所有FPGA降低成本解決方案中轉(zhuǎn)入量產(chǎn)時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據(jù)最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。   此外,雖然大多數(shù)成本降低的方案會讓設計選項受到限制,迫使客戶接受未經(jīng)優(yōu)化的部件或封裝, 然而
          • 關鍵字: Xilinx  FPGA  EasyPath  

          基于FPGA的人工神經(jīng)網(wǎng)絡實現(xiàn)方法的研究

          • 基于FPGA的神經(jīng)網(wǎng)絡實現(xiàn)方法已成為實際實時應用神經(jīng)網(wǎng)絡的一種途徑。本文就十多年來基于FPGA的ANN實現(xiàn)作一個系統(tǒng)的總結(jié),例舉關鍵的技術問題,給出詳細的數(shù)據(jù)分析,引用相關的最新研究成果,對不同的實現(xiàn)方法和思想進行討論分析,并說明存在的問題以及改善方法,強調(diào)神經(jīng)網(wǎng)絡FPGA實現(xiàn)的發(fā)展方向和潛力及提出自己的想法。另外,還指出基于FPGA實現(xiàn)神經(jīng)網(wǎng)絡存在的瓶頸制約,最后對今后的研究趨勢作出估計。
          • 關鍵字: FPGA  人工神經(jīng)網(wǎng)絡  實現(xiàn)方法    
          共6772條 351/452 |‹ « 349 350 351 352 353 354 355 356 357 358 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473