色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga

          2010年FPGA盤點:兩巨頭在28nm中采用新技術(shù)

          •   FPGA可以讓產(chǎn)品設(shè)計人員自由改寫邏輯。由于FPGA無需在寫入電路信息時使用掩模,因此與使用ASIC時相比,設(shè)備廠商可以大幅削減開發(fā)費用。日本國內(nèi)外設(shè)備廠商著眼于此,紛紛開始采用FPGA。   在此背景下,F(xiàn)PGA業(yè)界在2010年出現(xiàn)了許多采用28nm級制造工藝的新技術(shù)。打頭陣的是美國阿爾特拉(Altera)。該公司在2010年2月發(fā)布了28nm工藝FPGA產(chǎn)品中使用的最尖端核心技術(shù)。此次發(fā)布的新技術(shù)分別是“EmbeddedHardCopyBlocks”、“部分重
          • 關(guān)鍵字: FPGA  28nm  

          基于DSP+FPGA的機器人語音識別系統(tǒng)的設(shè)計

          • 基于DSP+FPGA的機器人語音識別系統(tǒng)的設(shè)計,1 引言

            機器人聽覺系統(tǒng)主要是對人的聲音進行語音識別并做出判斷,然后輸出相應(yīng)的動作指令控制頭部和手臂的動作,傳統(tǒng)的機器人聽覺系統(tǒng)一般是以PC機為平臺對機器人進行控制,其特點是用一臺計算機作為機器人的
          • 關(guān)鍵字: 識別  系統(tǒng)  設(shè)計  語音  機器人  DSP  FPGA  基于  

          基于FPGA技術(shù)的射頻識別RFID板級標(biāo)簽設(shè)計

          • 射頻識別(RadioFrequencyIdentification,RFID)技術(shù)是一種新興的非接觸式自動識別技術(shù),在工業(yè)自動化、商業(yè)自...
          • 關(guān)鍵字: RFID  射頻識別  FPGA  板級標(biāo)簽  

          FPGA設(shè)計的新功能保證視頻技術(shù)

          • FPGA設(shè)計的新功能保證視頻技術(shù),視頻越來越多地應(yīng)用在我們生活中,除了在電視上的應(yīng)用,還被應(yīng)用在計算機、汽車、PDA/PMP、iPod和手機上?,F(xiàn)在,甚至冰箱上可能也應(yīng)用視頻!消費應(yīng)用產(chǎn)品在設(shè)計中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專有的加密算法。
          • 關(guān)鍵字: 視頻技術(shù)  保證  新功能  設(shè)計  FPGA  

          ARM設(shè)計的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用

          • ARM設(shè)計的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用,摘要:文中詳述了FPGA被動串行配置方式的時序,給出配置流程圖及實現(xiàn)的程序代碼,并通過實例驗證了該方法的優(yōu)越性及應(yīng)用前景.通過介紹FPGA的各種配置方式,提出了一種基于ARM處理器的FPGA動態(tài)配置方法,充分利用ARM
          • 關(guān)鍵字: 方法  實現(xiàn)  應(yīng)用  配置  重構(gòu)  設(shè)計  FPGA  ARM  

          基于FPGA的數(shù)據(jù)采集板設(shè)計與實現(xiàn)

          • 基于FPGA的數(shù)據(jù)采集板設(shè)計與實現(xiàn),數(shù)據(jù)采集板作為雷達信號處理系統(tǒng)中的接收前端,必須面對越來越高的要求,為后續(xù)信號處理提供可靠的保證。將數(shù)據(jù)采集板獨立設(shè)計提高了通用性,降低了系統(tǒng)的研制時間,因此成為雷達信號處理系統(tǒng)設(shè)計的發(fā)展趨勢。采用ADC和F
          • 關(guān)鍵字: 實現(xiàn)  設(shè)計  數(shù)據(jù)采集  FPGA  基于  

          一種新的混沌RNG的實現(xiàn)方案及FPGA實現(xiàn)

          • 一種新的混沌RNG的實現(xiàn)方案及FPGA實現(xiàn),在SoC(System on Chip)廣泛應(yīng)用的今天,如何設(shè)計一個基于Ic的RiNG就成為安全通信應(yīng)用的急切需要。隨機噪聲源(如熱噪聲和發(fā)射噪聲)存在于IC中卻總是被人為地屏蔽掉了。因此,利用電路噪聲放大的商用RNG設(shè)計需要專門的
          • 關(guān)鍵字: 實現(xiàn)  FPGA  方案  混沌  RNG  

          基于FPGA的雷達數(shù)字脈沖壓縮技術(shù)

          • 基于FPGA的雷達數(shù)字脈沖壓縮技術(shù),脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛
          • 關(guān)鍵字: 壓縮  技術(shù)  脈沖  數(shù)字  FPGA  雷達  基于  

          System C特點及FPGA設(shè)計

          • System C特點及FPGA設(shè)計,一、概述   

            SYSTEM C 是由 Synospy Inc. 提出的,目前最新的版本為V2.0。它提出的目的就是以一種系統(tǒng)設(shè)計的思想進行系統(tǒng)設(shè)計。它將軟件算法與硬件實現(xiàn)很好的結(jié)合在一起,提高了整個系統(tǒng)設(shè)計的效率和正確性。
          • 關(guān)鍵字: 設(shè)計  FPGA  特點  System  

          標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC

          • 標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC,多種制造FPGA的深亞微米工藝,如Xilinx公司最新Spartan-3系列產(chǎn)品采用的90納米工藝(參考文獻1),使每塊芯片上的門電路數(shù)量變得越來越大。如果您的設(shè)計使用FPGA的嵌入式存儲器陣列和擴散式模擬及數(shù)字功能模塊,如DL
          • 關(guān)鍵字: ASIC  結(jié)構(gòu)化  權(quán)衡  FPGA  標(biāo)準(zhǔn)  單元  

          FPGA Editor應(yīng)用技巧

          • FPGA Editor應(yīng)用技巧,工程師在設(shè)計過程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱之為數(shù)字管道膠帶)才能夠保證設(shè)計的順利完成。過去8年時間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是FPGA Ed
          • 關(guān)鍵字: 應(yīng)用技巧  Editor  FPGA  

          Xilinx發(fā)布Spartan-6 FPGA和Virtex-6 FPGA DSP開發(fā)套件

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出三款新型開發(fā)套件,進一步提升數(shù)字信號處理開發(fā)人員的實力,幫助他們方便地應(yīng)用 FPGA,進而實現(xiàn)最高信號處理性能,成本與功耗優(yōu)化,并通過協(xié)處理技術(shù)解決系統(tǒng)瓶頸。因為賽靈思目標(biāo)設(shè)計平臺是與業(yè)界領(lǐng)先的分銷商、設(shè)計服務(wù)、工具和硬件合作伙伴密切合作推出的,因此,賽靈思DSP產(chǎn)品的新套件將可以為開發(fā)人員提供硬件、工具和參考設(shè)計,以確保打造出一款適合各種不同 DSP 應(yīng)用的生產(chǎn)力高效的設(shè)計流程。   賽靈思平臺解決
          • 關(guān)鍵字: 賽靈思  FPGA  DSP  

          基于NiosⅡ的學(xué)習(xí)型遙控器設(shè)計

          • 摘要:以Altera FPGA系列Cyclone EPlCl2Q240C8器件為載體,通過SoPC技術(shù)構(gòu)建嵌入式軟核NiosⅡ處理器平臺,運用Verilog HDL硬件描述語言設(shè)計等精度測量載波頻率IP核、紅外信號解調(diào)IP核、紅外編碼脈寬測量IP核和紅外發(fā)
          • 關(guān)鍵字: FPGA  I/O  電源  仿真  單片機  

          基于MATLAB在FPGA 算法上浮點定點轉(zhuǎn)換的實現(xiàn)

          • 基于MATLAB在FPGA 算法上浮點定點轉(zhuǎn)換的實現(xiàn),浮點定點轉(zhuǎn)換是在 FPGA 上實現(xiàn)算法時最困難的地方(圖 1)。雖然 MATLAB 是一種強大的運算開發(fā)工具,但其許多優(yōu)點卻在浮點定點轉(zhuǎn)換過程中被降低了。例如,由于定點算術(shù)中精度較低,新的數(shù)學(xué)誤差被引入算法。您必須重
          • 關(guān)鍵字: 定點  轉(zhuǎn)換  實現(xiàn)  浮點  算法  MATLAB  FPGA  基于  

          基于FPGA的誘發(fā)電位儀系統(tǒng)設(shè)計

          • 摘要:設(shè)計了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個誘發(fā)電位儀的總體設(shè)計,討論了FPGA作為主芯片的各模塊集成設(shè)計,在此基礎(chǔ)上論述了ADSl258模/教轉(zhuǎn)換芯片的特點并給出了其與FPGA的接口電路設(shè)計。該誘發(fā)電位
          • 關(guān)鍵字: FPGA  誘發(fā)電位  系統(tǒng)設(shè)計    
          共6385條 291/426 |‹ « 289 290 291 292 293 294 295 296 297 298 » ›|

          fpga介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473