色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga

          基于FPGA處理器的數(shù)字光端機(jī)系統(tǒng)

          • 基于FPGA處理器的數(shù)字光端機(jī)系統(tǒng),目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動(dòng)化、電力、海關(guān)、水利、銀行等領(lǐng)域視頻圖像、音頻、數(shù)據(jù)、以太網(wǎng)、電話等光端機(jī)開始普遍大量應(yīng)用。

            由于數(shù)字光端機(jī)具有傳輸信號(hào)質(zhì)量高,沒有模擬調(diào)頻、調(diào)相
          • 關(guān)鍵字: 光端機(jī)  系統(tǒng)  數(shù)字  處理器  FPGA  基于  

          FPGA與PCB板焊接連接失效

          •   問題描述:  81%的電子系統(tǒng)中在使用FPGA,包括很多商用產(chǎn)品和國防產(chǎn)品,并且多數(shù)FPGA使用的是BGA封裝形式。BGA封裝形式的特點(diǎn)是焊接球小和焊接球的直徑小。當(dāng)FGPA被焊在PCB板上時(shí),容易造成焊接連接失效。焊接
          • 關(guān)鍵字: FPGA  PCB  焊接  失效    

          數(shù)字中頻正交采樣及其FPGA實(shí)現(xiàn)

          • 高性能信號(hào)處理技術(shù)通常可能需要直接對(duì)中頻信號(hào)進(jìn)行采樣來得到正交兩路信號(hào)。文中采用Bessel插值法將一路中頻數(shù)字信號(hào)分解成兩路正交數(shù)字信號(hào),從而實(shí)現(xiàn)了數(shù)字正交相干檢波處理,同時(shí)重點(diǎn)給出了選用FPGA實(shí)現(xiàn)這一過程的詳細(xì)解決方案。
          • 關(guān)鍵字: FPGA  數(shù)字中頻  采樣    

          基于FPGA 的車牌字符識(shí)別方法的研究

          • 摘 要:設(shè)計(jì)了根據(jù)車牌的彩色特征對(duì)車牌位置進(jìn)行粗定位,再利用車牌字符二值化特征來精確定位的雙重車牌定位方法。在中值濾波和二值化等預(yù)處理后,提取出車牌中的字母和數(shù)字字符并建立相應(yīng)的模板,通過字符歸一化在N
          • 關(guān)鍵字: FPGA  車牌字符  識(shí)別  法的研究    

          基于FPGA與SDRAM的數(shù)字電視信號(hào)采集系統(tǒng)的設(shè)計(jì)與實(shí)

          • 要FPGA與的數(shù)字信號(hào)采集系統(tǒng)??梢蕴峁┐笕萘康拇鎯?chǔ)空間。提供優(yōu)秀的系統(tǒng)適應(yīng)能力。該方案通過計(jì)算機(jī)并口實(shí)現(xiàn)與計(jì)算機(jī)的通信 ,但是高性能的邏輯分析儀價(jià)格昂貴,而且存取深度不足限制了對(duì)于海量數(shù)字電視信號(hào)的分析能力
          • 關(guān)鍵字: SDRAM  FPGA  數(shù)字電視信號(hào)  采集系統(tǒng)    

          基于FPGA的空域復(fù)用MIMO MC一CDMA系統(tǒng)設(shè)計(jì)

          • FPGA MC-CDMA 基帶系統(tǒng) 移動(dòng)通信  摘 要: MIMO技術(shù)、多載波技術(shù)與鏈路自適應(yīng)技術(shù)是未來移動(dòng)通信系統(tǒng)最值得關(guān)注的幾種物理層技術(shù)。MIMO技術(shù)在提高系統(tǒng)頻譜利用率方面性能卓越,多載波CDMA技術(shù)則能有效地對(duì)抗頻率選
          • 關(guān)鍵字: CDMA  系統(tǒng)  設(shè)計(jì)  MC  MIMO  FPGA  空域  復(fù)用  基于  

          FPGA/CPLD設(shè)計(jì)思想與技巧

          • FPGA/CPLD設(shè)計(jì)思想與技巧,  本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作中取得事半功倍的效果。 
          • 關(guān)鍵字: 技巧  設(shè)計(jì)思想  FPGA/CPLD  

          一種基于FPGA的立體視頻轉(zhuǎn)換系統(tǒng)研究設(shè)計(jì)

          • 自由立體顯示器是一種無需佩戴輔助裝置就能觀看三維立體效果的顯示器。由于立體顯示器能夠真實(shí)還原三維...
          • 關(guān)鍵字: FPGA  立體視頻轉(zhuǎn)換  SDRAM  DVI  

          基于FPGA的數(shù)字幅頻均衡功率放大器的解決方案

          • 摘要:提出了一種基于FPGA 的數(shù)字幅頻均衡功率放大器的設(shè)計(jì)方案。系統(tǒng)在完成基于AD620前級(jí)小信號(hào)放大電路設(shè)計(jì)的基礎(chǔ)上,分析了阻帶網(wǎng)絡(luò)的幅頻特性;結(jié)合分析結(jié)果與FIR 濾波算法給出了相應(yīng)的濾波器組成方案。后級(jí)功
          • 關(guān)鍵字: FPGA  數(shù)字  幅頻均衡  方案    

          一種基于FPGA的正弦波信號(hào)發(fā)生器的設(shè)計(jì)

          • 摘要:現(xiàn)代測試領(lǐng)城中,經(jīng)常需要信號(hào)發(fā)生器提供多種多樣的的測試信號(hào)去檢驗(yàn)實(shí)際電路中存在的設(shè)計(jì)問題。傳統(tǒng)的信號(hào)發(fā)生器多采用模擬電路搭建。以正弦波信號(hào)發(fā)生器為例,結(jié)合DDS直接數(shù)字合成技術(shù),基于FPGA設(shè)計(jì)其他外圍
          • 關(guān)鍵字: FPGA  正弦波信號(hào)  發(fā)生器    

          多相濾波的數(shù)字相干檢波原理及FPGA實(shí)現(xiàn)

          • 多相濾波是實(shí)現(xiàn)數(shù)字下變頻及數(shù)字相干檢波的關(guān)鍵技術(shù),是雷達(dá)、聲納和通信等系統(tǒng)中為數(shù)字信號(hào)處理提供高質(zhì)量的正交信號(hào)的有效手段。文中討論了多相濾波的基本原理,給出了采用多相濾波的方法對(duì)中頻帶限信號(hào)處理的仿真分析,并結(jié)合一款脈沖壓縮雷達(dá)中頻數(shù)字化接收機(jī)的實(shí)現(xiàn)方案進(jìn)行工程驗(yàn)證,結(jié)果表明,在技術(shù)指標(biāo)上可有效克服正交通道不一致問題,具有較高的應(yīng)用價(jià)值。
          • 關(guān)鍵字: FPGA  多相濾波  數(shù)字  相干檢波    

          基于DSP的1553B總線系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 基于DSP的1553B總線系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),摘要:在研究1553B總線協(xié)議特點(diǎn)的基礎(chǔ)上,提出了一種基于DSP的1553B總線接口設(shè)計(jì)方案.詳細(xì)描述了硬件電路的實(shí)現(xiàn)及軟件驅(qū)動(dòng)程序的編寫。在電路中采用DSPTMS320F2812為核心處理單元。BU-64843為1553B協(xié)議執(zhí)行元件,采
          • 關(guān)鍵字: DSP  FPGA  

          基于FPGA的音樂播放控制電路設(shè)計(jì)

          • 基于FPGA的音樂播放控制電路設(shè)計(jì),  隨著電子技術(shù)發(fā)展,電子電路的形式趨向復(fù)雜化,面對(duì)這一狀況,人們已經(jīng)清醒地認(rèn)識(shí)到,要分析和設(shè)計(jì)復(fù)雜的電子系統(tǒng)人工的方法已不適用。依靠傳統(tǒng)的實(shí)驗(yàn)教學(xué)已遠(yuǎn)不能滿足社會(huì)對(duì)高新技術(shù)人才的培養(yǎng)需要。本文就一個(gè)
          • 關(guān)鍵字: 控制  電路設(shè)計(jì)  播放  音樂  FPGA  基于  

          基于FMC標(biāo)準(zhǔn)的FPGA夾層卡I/O設(shè)計(jì)

          • 基于FMC標(biāo)準(zhǔn)的FPGA夾層卡I/O設(shè)計(jì), 面對(duì)似乎層出不窮的新 I/O 標(biāo)準(zhǔn),目前嵌入式系統(tǒng)設(shè)計(jì)人員繼續(xù)依靠 FPGA 來部署系統(tǒng)日益重要的外部 I/O 接口,這點(diǎn)絲毫不足為奇。FPGA 可提供大量可配置的 I/O,能在適當(dāng) IP 基礎(chǔ)上支持幾乎無限多種高度復(fù)雜的 I/O
          • 關(guān)鍵字: I/O  設(shè)計(jì)  夾層  FPGA  FMC  標(biāo)準(zhǔn)  基于  

          如何實(shí)現(xiàn)FPGA到DDR3 SDRAM存儲(chǔ)器的連接

          • 采用90nm工藝制造的DDR3 SDRAM存儲(chǔ)器架構(gòu)支持總線速率為600 Mbps-1.6 Gbps (300-800 MHz)的高帶寬,工作電壓低至1.5V,因此功耗小,存儲(chǔ)密度更可高達(dá)2Gbits。該架構(gòu)無疑速度更快,容量更大,單位比特的功耗更低,但問
          • 關(guān)鍵字: SDRAM  FPGA  DDR3  存儲(chǔ)器    
          共6385條 297/426 |‹ « 295 296 297 298 299 300 301 302 303 304 » ›|

          fpga介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473