色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 如何實現(xiàn)FPGA到DDR3 SDRAM存儲器的連接

          如何實現(xiàn)FPGA到DDR3 SDRAM存儲器的連接

          作者: 時間:2010-11-05 來源:網(wǎng)絡(luò) 收藏

          采用90nm工藝制造的 架構(gòu)支持總線速率為600 Mbps-1.6 Gbps (300-800 MHz)的高帶寬,工作電壓低至1.5V,因此功耗小,存儲密度更可高達(dá)2Gbits。該架構(gòu)無疑速度更快,容量更大,單位比特的功耗更低,但問題是如何實現(xiàn) DIMM與的接口呢?

          本文引用地址:http://cafeforensic.com/article/191492.htm

            關(guān)鍵詞——均衡!

            如果沒有將均衡功能直接設(shè)計到 I/O架構(gòu)中,那么任何設(shè)備連接到 DIMM都將是復(fù)雜的,而且成本還高,需要大量的外部元器件,包括延時線和相關(guān)的控制。

            什么是均衡?為什么如此重要?

            為了在支持更高頻率時提高信號完整性,JEDEC委員會定義了一個fly-by(飛越式)端接方案,該方案采用了時鐘和命令/地址總線信號來改善信號完整性以支持更高的性能。當(dāng)時鐘和地址/命令通過DIMM時,fly-by拓?fù)浣Y(jié)構(gòu)通過故意引起每個DRAM上的時鐘和數(shù)據(jù)/選通之間的飛行時間偏移(flight-time skew)來減小并發(fā)開關(guān)噪聲(SNN),如圖1所示。

            飛行時間偏移可能高達(dá)0.8 tCK,當(dāng)該偏移被擴(kuò)展得足夠?qū)挄r,將不知道數(shù)據(jù)在兩個時鐘周期中的哪個內(nèi)返回。因此,均衡功能可以使控制器通過調(diào)節(jié)每個字節(jié)通道內(nèi)的時序來補(bǔ)償這一偏移。最新的能夠為各種應(yīng)用提供與雙倍數(shù)據(jù)率SDRAM接口的許多功能。但是,要與最新的DDR3 SDRAM一道使用,還需要更魯棒的均衡方案。

            FPGA I/O結(jié)構(gòu)

            像Altera Stratix III系列高性能FPGA提供的I/O速度高達(dá)400 MHz (800 Mbps),還具有很高的靈活性,能夠支持現(xiàn)有的和新興的外部標(biāo)準(zhǔn),如DDR3。


            圖1:DDR3 SDRAM DIMM:飛行時間偏移降低了SSN,數(shù)據(jù)必須被控制器調(diào)高到兩個時鐘周期。

            讀均衡

            在讀取操作中,存儲器控制器必須補(bǔ)償由飛越存儲器拓?fù)湟鸬?、影響讀取周期的延時。均衡可以被視作為出現(xiàn)在數(shù)據(jù)通道上的比I/O本身延時還要大的延時。每個DQS都要求一個同步時鐘位置的獨立相移(經(jīng)過了工藝、電壓和溫度(PVT)補(bǔ)償)。圖2顯示出同一讀取命令下從DIMM返回的兩個DQS組。

            圖2:I/O單元中的1T、下降沿和均衡寄存器。

          fpga相關(guān)文章:fpga是什么


          存儲器相關(guān)文章:存儲器原理



          上一頁 1 2 3 下一頁

          關(guān)鍵詞: SDRAM FPGA DDR3 存儲器

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉