不久前,恩智浦(NXP)半導體執(zhí)行董事、總裁兼首席執(zhí)行官Rick Clemmer訪華,回答了《電子產(chǎn)品世界》等媒體的問題。中國對于恩智浦的重要性,從這張餅狀圖可以得到更為直觀的體現(xiàn)。在銷售額戰(zhàn)略上,中國在恩智浦全球銷售中份額比重高達36%,比排名第二的德國高出3倍,可見中國對于恩智浦意義重大。
關鍵字:
NXP LED MCU
非對稱雙核MCU基礎知識及核間通信, 本文從對比兩顆分立MCU與單芯片雙核MCU開始(以LPC4350為例),展開介紹了非對稱雙核MCU的基礎知識與重要特點。接下來,重點介紹了核間通信的概念與幾種實現(xiàn)方式,尤其是基于消息池的控制/狀態(tài)通信。然后,對內核互斥
關鍵字:
通信 基礎知識 MCU 雙核 對稱
低壓差分信號LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數(shù)據(jù)傳輸?shù)奈锢韺咏涌跇藴?。它具有超高速?.4Gb/s)、低功耗及低電磁輻射的特性,是在銅介質上實現(xiàn)千兆位級高速通信的
關鍵字:
及其 外圍 電路設計 設計 內核 FPGA LVDS 基于
基于微處理器的FPGA的在線可重配置,可編程邏輯器件(PLD)廣泛應用在各種電路設計中?;诓檎冶砑夹g、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復雜的時序邏輯,如數(shù)字信號處理和各種算法的設計。類器件使用SRAM單元存儲配置數(shù)據(jù)。配置數(shù)據(jù)
關鍵字:
配置 在線 FPGA 微處理器 基于
對FPGA設計進行編程并不困難,硬件設計者已經(jīng)開始在高性能DSP的設計中采用FPGA技術,因為它可以提供比基于PC或者單片機的解決方法快上10-100倍的運算量。以前,對硬件設計不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢,而如今基于C語言的方法可以讓
關鍵字:
困難 編程 進行 設計 FPGA
摘要:速度與面積的互換一直是基于FPGA設計中的一個不變的主題,在此介紹了兩種YUV分離的FPGA的實現(xiàn)方式:基于面積的實現(xiàn)和基于速度的實現(xiàn)。前者僅用一片雙口RAM串行,實現(xiàn)了YUV分離數(shù)據(jù)的輸出;后者利用流水線的思想
關鍵字:
FPGA YUV 分離
要實現(xiàn)能夠將所有重要功能集成在單一器件的設計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權的保護。如果
關鍵字:
FPGA SOC 混合信號 單芯片
摘要:為了提高伺服電機的步進精度,簡化控制器結構,采用FPGA器件并運用Verilog HDL語言設計出的插補控制器,不僅采用數(shù)字積分法實現(xiàn)直線插補控制和圓弧插補控制,提高了插補速度和插補精度,而且運用多軸聯(lián)動技術,
關鍵字:
FPGA 數(shù)字 積分 插補控制器
0 引言在信號處理領域中,基于FPGA+DSP的結構設計已經(jīng)是系統(tǒng)發(fā)展的一個重要方向。隨著該系統(tǒng)設計的廣泛應用,功能變得更加豐富,成本日趨低廉。而在某些小型化應用的場合中,對系統(tǒng)體積的要求越來越高,因此如何在硬
關鍵字:
FPGA DSP 嵌入式系統(tǒng) 配置方法
STM32F100VBT6采用ARM Cortextrade;-M3 32位RISC內核,工作頻率24MHz,集成了高速嵌入式存儲器(閃存高達128kB、SRAM高達8kB)以及各種增強外設和連接到兩條APB總線的I/O。所有器件提供兩個I2C、兩個SPI、一個HDMI
關鍵字:
開發(fā) 方案設計 MCU 32位 STM32F100VBT6 采用
SPI(Serial Peripheral Interface,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
關鍵字:
FPGA SPI Flash 存儲器 復用編程
用FPGA實現(xiàn)Nios II嵌入式系統(tǒng)配置技術,現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設計生成的數(shù)據(jù)文件配置進芯片內部的靜態(tài)配置數(shù)據(jù)存儲器(SRAM )來實現(xiàn)的,具有可重復編程性,可以靈活實現(xiàn)各
關鍵字:
系統(tǒng) 配置 技術 嵌入式 II 實現(xiàn) Nios FPGA
簡單改變FPGA計數(shù)器規(guī)格使作為DAC功能PWM計數(shù)器的紋波降低。 當需要一些模擬輸出和系統(tǒng)中有FPGA時,很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計數(shù)器和數(shù)字比較器使占空比可變的典
關鍵字:
FPGA-PWM 技術改進 計數(shù)器 性能
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473