Flash Memory作為數據存儲器在E5中的應用
1. E5的特點及體系結構
E5是位于美國硅谷的公司Triscend 推出的一款全新的CPU,它是基于8051的內核,但將微處理器的內核,ASCI及可重構邏輯陣列集成與一體,構成一款CSOC(可配置系統)芯片。Triscend E5的主要特點有:
1.1 它的主控制器是一個增強型的8032,與工業(yè)標準的8051指令上完全兼容。
1.2 它包含一個嵌入式的可重構系統邏輯矩陣(CSL)。共有2048 個可配置系統邏輯(CSL)單元(約40000 個邏輯門)。
1.3 擁有一個高性能的系統總線(CSI),連接微處理器,存儲器和可重構系統邏輯矩陣。
1.4 增加了一個存儲器接口單元(MIU),負責連接外部存儲器。
1.5 片上64k 字節(jié)的系統專用RAM(XDATA RAM)
由此可知,E5的主要部件是:8032增強型CPU,可重構系統邏輯矩陣(CSL),內部系統總線(CSI),片上64KRAM,可編程I/O口以及一些專用外設。
2. E5存儲區(qū)的映射關系
E5內部含有64K的SRAM供數據存取之用,但不含ROM。因此須接以External Memory供程序運行。在使用E5的系統中,E5可以從Internal RAM或External Memory中取得指令運行。一般情況下,E5從External Memory中取得運行指令,而External Memory一般為FLASH。
E5使用增強型的8051內核,其邏輯尋址能力遵循8051的規(guī)則,即邏輯地址上CODE、XDATA區(qū)各64KByte。在傳統的8051系統中,指針DPTR可利用指令MOVC、MOVX分別尋址CODE、XDATA的64KByte。但E5利用其MIU(Memory Interface Unit)將實際物理尋址范圍作了極大的提升。在使用E5的系統中,合理利用TRISCEND提供的地址映射器CMAP、DMAP,使得尋址范圍達到32位的物理地址空間。圖1為邏輯地址空間與物理地址空間的映射關系。
從圖中可知E5的物理地址劃分如下:
0000_0000~0000_FFFF Primary Initialization Code ROM(初始化代碼ROM空間)
0001_0000~0001_FFFF Internal RAM(內部RAM空間)
0002_0000~0002_FFFF Configuration Register Unit(可配制寄存器單元)
0003_0000~0003_FFFF CPU Debug Registers(CPU仿真寄存器)
0004_0000~0007_FFFF Initialization Memory(初始化存儲器空間)
0008_0000~0009_FFFF Reserved(保留空間)
0010_0000~007F_FFFF CSL-based Soft Module Registers Decoded via Selectors(軟件IP庫寄存器空間)
0080_0000~00FF_FFFF External Memory(外部存儲器空間)
下面再分析實際使用中FLASH MEMORY的空間分配問題。
在本文利用E5所設計的應用系統中,使用29LV800BA-90PFTN,作為External Memory程序存儲器。它的容量是8M (1M * 8/512K * 16)BIT,并以64K分段(SECTORED)。它的段(SECTOR)空間與E5的物理地址的對應關系如圖2所示。
評論