色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > Blackfin處理器低功耗設計

          Blackfin處理器低功耗設計

          作者: 時間:2010-09-09 來源:網(wǎng)絡 收藏

          6c.jpg


          需要注意的是VCO最小輸出時鐘頻率為50 MHz,最大輸出頻率為內核時鐘CCLK頻率的最大值。對BF533,CCLK最大值為600 MHz,而BF532/531的CCLK最大值為400 MHz。所以VCO輸出頻率不應超出范圍50MHz~CCLK。
          通過設置PLL分頻寄存器PLL_DIV中的CSEL(PLL_DIV的4~5位)確定CCLK,設置SSEL(PLL_DIV的0~3位)確定SCLK,具體對應關系如表3所示。

          6d.jpg


          由于SCLK頻率不能高于CCLK的頻率,所以在對SSEL參數(shù)設置時,需要確定當前CCLK的頻率。
          假設外部時鐘輸入CLKIN=27 MHz,將CCLK設置為594 MHz(27×22),SCLK設置為118.8 MHz(594/5),程序代碼如下
          6i.jpg



          關鍵詞: DSP Blackfin 低功耗

          評論


          相關推薦

          技術專區(qū)

          關閉