基于Multisim 9的數字電子鐘設計與仿真
1 設計任務
(1)電子鐘能顯示“時”、“分”、“秒”;
(2)能夠實現對“時”、“分”、“秒”的校時。
2 整機框圖
數字電子鐘主要由秒信號發(fā)生器、“時、分、秒”計數器、譯碼顯示器、校時電路等組成。秒信號發(fā)生器主要由石英晶體振蕩器或555振蕩器分頻后得到;秒、分都是60進制,故由60進制計數器構成;時為24進制,即由24進制計數器構成;顯示部分由譯碼和數碼顯示構成;校時電路由門電路和開關等構成。整機框圖如圖1所示。本文引用地址:http://cafeforensic.com/article/187874.htm
3 各部分電路設計
3.1 秒、分、時計數器
秒、分計數采用60進制計數器,時采用24進制計數器。它們都是8個BCD碼輸出,1個進位輸出,1個時鐘脈沖輸入。在設計層次電路時,皆可設計為1個輸入端,9個輸出端。在Multisim仿真軟件中,執(zhí)行Place/New Hierachical Block命令,在fiIe name of Hierachical Block中填入你要設計的電路名稱,如“60進制計數器”等,再根據需要在輸入、輸出端口數中填寫所需數字,點“OK”后,即得如圖2所示電路層次模塊。雙擊它,得到圖3所示窗口,點Edit HB/SC對其內電路進行設計。若要進行修改,同樣采用以上步驟。
評論