色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 紓解處理器負擔 FPGA推升系統(tǒng)電源效率

          紓解處理器負擔 FPGA推升系統(tǒng)電源效率

          作者: 時間:2016-10-18 來源:網絡 收藏

          繼手機之后,智慧眼鏡、智慧手表等穿戴式裝置可望將系統(tǒng)耗電規(guī)格推向新的里程碑,因而也刺激小封裝、低功耗的現(xiàn)場可編程閘陣列()導入需求,以扮演顯示器、I/O和相機子系統(tǒng)與主之間的橋梁,協(xié)助分擔耗電量較高的運算量,進而降低系統(tǒng)功耗。

          本文引用地址:http://cafeforensic.com/article/201610/308448.htm

          萊迪思(Lattice)半導體臺灣區(qū)總經理李泰成表示,相較于采用數(shù)千毫安時(mAh)鋰電池的手機,穿戴式裝置在系統(tǒng)空間限制下,大多僅能搭載600mAh以下容量的鋰電池,但卻要提供數(shù)日以上的續(xù)航力,導致系統(tǒng)業(yè)者為如何「省電」這件事傷透腦筋。由于業(yè)者發(fā)現(xiàn)時脈較高的主對穿戴式裝置功耗影響甚鉅,因此開始擴大導入微控制器(MCU)或等協(xié)同處理器,以減少主處理器開啟的頻率。

          李泰成指出,基于協(xié)同處理器的設計概念,因具備大量平行運算及可編程特色,可應付顯示器、I/O和相機子系統(tǒng)等資料量較大的應用(圖4),相較于MCU更能突顯系統(tǒng)節(jié)能效益,正日益受到系統(tǒng)廠青睞。為進一步提高FPGA在穿戴式裝置市場的滲透率,萊迪思也積極耕耘更小型化的FPGA封裝技術,進而縮減晶片成本、耗能和占位空間。

          另一方面,F(xiàn)PGA亦可藉由軟體編程功能,幫助系統(tǒng)廠快速實現(xiàn)所需的創(chuàng)新功能,毋須耗時打造高成本的特定應用積體電路(ASIC)。李泰成認為,對穿戴式裝置設計而言,F(xiàn)PGA不僅能推升系統(tǒng),亦是加速新功能商用的推手,可望逐漸在市場上嶄露鋒芒。



          評論


          相關推薦

          技術專區(qū)

          關閉