色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 應(yīng)用于程控電源的高速數(shù)字化光纖隔離傳輸技術(shù)*

          應(yīng)用于程控電源的高速數(shù)字化光纖隔離傳輸技術(shù)*

          作者:李斌1,黨 政2,張根苗1(1中電科儀器儀表(安徽)有限公司;2.中國電子科技集團(tuán)公司第四十一研究所,安徽 蚌埠 233010) 時間:2021-04-20 來源:電子產(chǎn)品世界 收藏
          編者按:介紹了一種用于程控高壓直流電源的高速數(shù)字化光纖隔離傳輸技術(shù),將數(shù)字化與光纖隔離傳輸相結(jié)合,采用SERDES技術(shù),將低速并行信號轉(zhuǎn)換成高速串行信號,經(jīng)過光纖信道隔離傳輸,可完成點對點的高速雙線串行通信,并在接收端將串行信號解調(diào)成低速并行信號,實現(xiàn)高低壓側(cè)控制信號雙向?qū)崟r高速傳輸。驗證結(jié)果表明:該方法傳輸速度快,隔離度高,抗干擾性強,具有良好的瞬態(tài)響應(yīng)。


          本文引用地址:http://cafeforensic.com/article/202104/424622.htm

          0   引言

          在高性能程控高壓直流電源中,為更好地抑制噪聲干擾,提高系統(tǒng)的電磁兼容性,輸入回路與輸出回路之間應(yīng)具有較為嚴(yán)格的電氣隔離性能。同時,輸入與輸出側(cè)的信號參與環(huán)路控制,必須進(jìn)行良好的實時通信,才能獲得穩(wěn)定的功率回路閉環(huán)調(diào)整性能。因此,為了保證程控高壓電源良好的控制性能,要求傳輸電路具有較高的隔離度和實時性,在確保良好的電氣隔離基礎(chǔ)上,實現(xiàn)信號的高速傳輸。傳統(tǒng)的信號隔離傳輸常采用光耦隔離和磁隔離,這兩種隔離方法都有各自的缺點。光耦器件的輸入和輸出之間沒有直接的電氣關(guān)聯(lián),具有一定的隔離作用,但由于固有的電流傳輸特性,用于模擬信號的傳輸時其線性度和精度都較差,用于數(shù)字信號傳輸時響應(yīng)速度較慢,無法實現(xiàn)高速精密的隔離傳輸;磁隔離電路只能傳輸交流信號,傳輸率較低,抗干擾性差,無法實現(xiàn)高速實時化的隔離傳輸。

          本文提出了一種用于程控高壓直流電源的高速數(shù)字化光纖信號傳輸方法,將數(shù)字化與相結(jié)合,采用SERDES 技術(shù),將低速并行信號轉(zhuǎn)換成高速串行信號,經(jīng)過光纖信道隔離傳輸,可完成點對點的高速雙線串行通信,并在接收端將串行信號解調(diào)成低速并行信號,實現(xiàn)高低壓側(cè)控制信號雙向?qū)崟r高速傳輸[1]。

          *國家重點研發(fā)計劃重大科學(xué)儀器設(shè)備開發(fā)專項(NO.2017YFF0106703)資助

          1   高速數(shù)字化的設(shè)計原理

          在高性能程控高壓直流電源中,由于輸出電壓為直流高壓,輸出側(cè)的電壓、電流檢測信號以及保護(hù)控制信號較為微弱,且處于懸浮的高電位上,極易受到噪聲雜訊和環(huán)境的干擾,如果信號傳輸過程中沒有采取適當(dāng)?shù)碾姎飧綦x措施,就會將干擾信號引入測量和控制部分,從而對控制電路的正常工作產(chǎn)生較大影響,甚至?xí)斐蓹z測和控制電路的損壞,危及周邊設(shè)備和操作人員的安全。此外,高壓輸出側(cè)的電壓、電流等輸出信號需要發(fā)送到低壓輸入側(cè)參與閉環(huán)控制,各種控制信號也要由低壓側(cè)向高壓側(cè)傳遞,這些信號能否實時快速地傳輸,決定了整個系統(tǒng)的性能。因此,設(shè)計既能保證高壓側(cè)信號準(zhǔn)確快速傳輸,又能使輸入側(cè)和輸出側(cè)在電氣上完全隔離的高速傳輸電路,是實現(xiàn)高性能程控高壓直流電源良好控制性能的關(guān)鍵。

          為了實現(xiàn)良好的數(shù)據(jù)隔離傳輸性能,將光纖傳輸技術(shù)和數(shù)字化技術(shù)相結(jié)合:利用光纖進(jìn)行傳輸,具有隔離電壓等級高、抗干擾能力強、輸入動態(tài)范圍大、響應(yīng)速度快等優(yōu)點,可實現(xiàn)高電壓與強電磁干擾環(huán)境下信號的高速、高精度傳輸;采用高速數(shù)字化串行通信,在發(fā)送端將低速并行信號轉(zhuǎn)換成高速串行信號,實現(xiàn)點對點的雙線數(shù)據(jù)傳輸,在接收端將高速串行信號還原成并行信號,可有效提高高速隔離傳輸性能。

          1.1 系統(tǒng)總體框架

          如圖1 所示,高壓輸出側(cè)的電壓、電流檢測信號經(jīng)A/D 轉(zhuǎn)換為數(shù)字信號,和保護(hù)控制等信號復(fù)用為一路并行數(shù)據(jù),經(jīng)數(shù)據(jù)編碼后,送入SERDES 電路轉(zhuǎn)換成高速串行信號,再通過光電轉(zhuǎn)換器調(diào)制為光信號,以光纖作為介質(zhì)向低壓輸入側(cè)傳輸。低壓側(cè)的光電轉(zhuǎn)換器將來自高壓測的光信號還原為電信號,再由SERDES 電路轉(zhuǎn)換成并行數(shù)據(jù),從而實現(xiàn)高壓側(cè)電流檢測和保護(hù)信號向低壓側(cè)的傳輸。同樣,低壓輸入側(cè)發(fā)送的檔位和控制等信號也經(jīng)過相同的方式向高壓側(cè)傳輸。

          image.png

          普通數(shù)字信號不適合在光纖中直接傳輸,為了便于光纖接收端接收信號,需要在發(fā)送端定義相應(yīng)的傳輸協(xié)議,對數(shù)字信號進(jìn)行數(shù)據(jù)編碼等處理。由于8B/10B 編解碼方式具有良好的直流平衡特性,可有效消除噪聲累積,提高信號抗干擾能力,本文對輸入的并行數(shù)據(jù)進(jìn)行8B/10B 編碼處理后作為SERDES 電路的輸入,經(jīng)串行化處理后再發(fā)送出去。接收端將接收到的串行數(shù)據(jù)送入解串模塊,串并轉(zhuǎn)換得到的低速并行數(shù)據(jù)再進(jìn)行8B/10B 解碼處理,變成有效的并行數(shù)據(jù),完成信號的高速傳輸[2-3]。

          SERDES 電路在發(fā)送端將低速并行信號轉(zhuǎn)換為高速串行的低壓差分信號,從而將多數(shù)據(jù)并行傳輸縮減為雙線高速串行傳輸,并在接收端將高速串行信號解碼還原為低速并行信號。由于采用差分信號傳輸代替單端信號進(jìn)行傳輸,增強了抗噪聲干擾能力;為提高數(shù)據(jù)傳輸速率,采用時鐘和數(shù)據(jù)恢復(fù)技術(shù)取代了傳統(tǒng)的同步方式,解決了信號時鐘偏移問題;采用多路復(fù)用,增加了系統(tǒng)的傳輸帶寬。

          光電轉(zhuǎn)換電路通過光纖發(fā)送器與光纖接收器完成電信號與光信號之間的相互轉(zhuǎn)換,實現(xiàn)電信號的光傳輸。

          其中,光纖發(fā)送器將電信號轉(zhuǎn)換為光信號進(jìn)行發(fā)送,光纖接收器將接收到的光信號還原為電信號。為提高傳輸性能,采用雙光纖完成串行通信,而光纖收發(fā)器(兼有發(fā)送和接收功能)只進(jìn)行光電信號轉(zhuǎn)換,該過程不改變編碼格式,不進(jìn)行數(shù)據(jù)處理,只用于點對點的數(shù)據(jù)傳輸,從而大大提高了速率。

          1.2 編解碼的實現(xiàn)

          圖1 中,數(shù)據(jù)的編解碼功能由高低壓側(cè)的FPGA 完成,采用的是8B/10B 編解碼方式。編碼時,將16 位的并行數(shù)據(jù)送入輸入寄存器,分兩次映射為10 位編碼,在編碼表中,設(shè)置一些特殊字符(12 個K 碼)對數(shù)據(jù)流控制和實現(xiàn)字節(jié)對齊,K 碼采用的編碼方式,可以幫助接收端進(jìn)行數(shù)據(jù)還原,并可用來檢查數(shù)據(jù)流中的傳輸問題,阻斷錯誤的持續(xù)產(chǎn)生。為了便于接收端在數(shù)據(jù)流中識別出10 位編碼的邊界,發(fā)送端首先發(fā)送K 碼作為接收端邊界判定的可靠標(biāo)志,接收端識別出編碼的邊界后,就可以進(jìn)行8B/10B 解碼工作,如果檢測到的是10位的無效編碼,則給出相應(yīng)的錯誤標(biāo)示。這樣,使用查找表方式,通過簡單的查詢操作替換復(fù)雜的數(shù)據(jù)計算,可實現(xiàn)8B/10B 編解碼電路的設(shè)計。

          1.3 SERDES設(shè)計

          使用TI 公司專用控制芯片TLK1201ARCP 來實現(xiàn)SERDES 功能。它是一種應(yīng)用在極高速雙向點對點數(shù)據(jù)傳輸系統(tǒng)中的兆比特收發(fā)器,支持(0.6~1.3) Gbps 的串行接口速率,支持已經(jīng)定義好的10 位并行數(shù)據(jù)接口,具有雙工功能,可以同時進(jìn)行串化和解串處理。其結(jié)構(gòu)框圖如圖2 所示。

          高壓側(cè)FPGA 按照8B/10B 格式將16 位并行數(shù)據(jù)編碼為10 位并行數(shù)據(jù),由TLK1201ARCP 的發(fā)送部分根據(jù)參考時鐘(REFCLK,78 MHz) 將并行數(shù)據(jù)進(jìn)行鎖存,該10 位數(shù)據(jù)將以10 倍參考時鐘的速率(780 MHz) 以串行方式發(fā)送給光電轉(zhuǎn)換電路。低壓側(cè)的TLK1201ARCP接收串行數(shù)據(jù),根據(jù)提取時鐘(RX_CLK) 進(jìn)行串并轉(zhuǎn)化后得到10 位寬的并行數(shù)據(jù),再送入低壓側(cè)FPGA 中,并按照8B/10B 格式進(jìn)行解碼,最終還原為16 位的并行數(shù)據(jù)。

          1618883576234311.png

          圖2 TLK1201ARCP結(jié)構(gòu)框圖

          1.4 光電轉(zhuǎn)換

          采用 AVAGO 公司的光電收發(fā)與轉(zhuǎn)換模塊AFBR-57R5APZ 來實現(xiàn)雙線光電信號的轉(zhuǎn)換與傳輸。AFBR-57R5APZ 是一種高性能的串行光數(shù)據(jù)交換器,傳輸速率最高可達(dá)4.25 Gb/s, 支持(500 m,50 μm) 和(300 m,62.5 μm) 的MMF光纜(@1.062 5 Gbd), 內(nèi)置850 nm 的垂直腔面發(fā)射激光器(VCSEL)。AFBR-57R5APZ 的結(jié)構(gòu)框圖如圖3,主要包括:光纖接口、電器接口、發(fā)送和接收共四個部分。對于發(fā)送部分,首先從 TD+ 和TD- 接收兩路差分的電信號,經(jīng)激光驅(qū)動電路的調(diào)制與控制后送入激光發(fā)射器,最后激光發(fā)射器將電信號轉(zhuǎn)換成承載相應(yīng)信息的光信號,并發(fā)送到光纖進(jìn)行傳輸。此外,在驅(qū)動電路部分還包含其他的輔助電路,它們的作用是保證光信號的輸出功率;對于接收部分,首先從光纖接收光信號,通過光檢測器將光信號承載的電信號信息提取出來,再經(jīng)過放大、去噪等處理還原出原電信號,最后通過RD+ 和 RD- 接口將兩路差分的電信號發(fā)送出去。RX_LOS 用于接收信號的檢測,當(dāng)接收光信號正常時,輸出低電平,異常時則輸出高電平。控制和存儲電路用于完成器件錯誤信息診斷和故障的檢測、識別、隔離等功能。

          2   實驗結(jié)果

          采用該方法設(shè)計了一款程控高壓直流電源,輸出為3 000 V/1 A,在高電壓輸出狀態(tài)下,可獲得0.1% 的輸出精度。為了測試輸入和輸出信號的快速傳輸能力,進(jìn)行了向上編程時間、負(fù)載等動態(tài)性能的測試,圖4 是滿載條件下電源的向上編程時間測試結(jié)果,由圖可見,向上編程時間小于1.2 ms;圖5 是空滿載條件下負(fù)載時間的測試結(jié)果( 通道1 為負(fù)載電流波形,通道2 為輸出電壓波形),由圖可見,時間小于5 μs,偏離電平低于200 mV,可見電源具有優(yōu)異的瞬態(tài)響應(yīng)和抗干擾性能。

          image.png

          image.png

          圖4 向上編程時間測試結(jié)果

          image.png

          圖5 負(fù)載瞬態(tài)響應(yīng)時間測試結(jié)果

          3   結(jié)論

          本文采用數(shù)字編解碼和SERDES 技術(shù),將低速并行信號轉(zhuǎn)換成高速串行信號,經(jīng)過雙光纖完成信號雙向高速隔離傳輸,實現(xiàn)了程控高壓直流電源優(yōu)異的控制性能。

          該電路傳輸速度快,隔離度高,抗干擾性強,具有良好的瞬態(tài)響應(yīng),在程控高壓直流電源、強絕緣微弱信號快速檢測等相關(guān)領(lǐng)域中具有廣泛的應(yīng)用前景。

          參考文獻(xiàn):

          [1] 韋雪明.高速SERDES接口芯片設(shè)計關(guān)鍵技術(shù)研究[D].成都:電子科技大學(xué),2012.

          [2] 唐李紅.5Gbps高速串行接口電路的研究與設(shè)計[D].長沙:國防科學(xué)技術(shù)大學(xué),2009.

          [3] 李永乾.基于8b10b編碼技術(shù)的SerDes接口電路設(shè)計:[D].成都:電子科技大學(xué),2010.

          (本文來源于《電子產(chǎn)品世界》雜志2021年3月期)

          image.png




          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉