基于51單片機(jī)和FPGA的位移測量裝置的設(shè)計(jì)
位移傳感器廣泛應(yīng)用于工業(yè)和控制領(lǐng)域,如過程檢測、物理測量和自動控制等。由于其測量精度不高,往往滿足不了社會需求,也限制了傳感器的應(yīng)用。因此,這里設(shè)計(jì)了一套基于單片機(jī)和FPGA的位移測量裝置,能夠?qū)崿F(xiàn)較高的精度測量,同時(shí)也能夠達(dá)到較高的線性度,能夠在各種惡劣環(huán)境下替代人工工作,實(shí)現(xiàn)較高精度的測量,并具有一定的實(shí)用價(jià)值。
1 整體設(shè)計(jì)方案及實(shí)現(xiàn)框圖
系統(tǒng)整體實(shí)現(xiàn)框圖如圖1所示,由信號產(chǎn)生部分、差分放大部分、變壓器耦合部分、信號處理部分、數(shù)據(jù)采樣部分和處理及顯示部分組成。利用DDS技術(shù)產(chǎn)生的信號經(jīng)THS4503的差分放大之后送入差動變壓器,差動變壓器輸出的信號經(jīng)放大、整流以及濾波處理之后送入MAXl97采樣,采樣得到的數(shù)據(jù)經(jīng)處理單元處理后在LCD上顯示測得的位移量。
2 理論分析與計(jì)算
2.1 DDS信號產(chǎn)生理論分析
在系統(tǒng)時(shí)鐘頻率和相位累加器位數(shù)一定的情況下,輸出波形頻率由頻率控制字決定。設(shè)M為所設(shè)計(jì)的相位累加器的位數(shù),N為頻率控制字,則DDS系統(tǒng)輸出信號的頻率為
實(shí)驗(yàn)中,激勵信號的頻率是100 kHz,采用的時(shí)鐘頻率是40 MHz,頻率控制字是24位,相位累加器的位數(shù)是29位。然后經(jīng)過D/A轉(zhuǎn)換器,輸出的信號經(jīng)一個截止頻率是150 kHz的有源低通濾波器輸出,得到穩(wěn)定、連續(xù)平滑的波形。
評論