色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)

          基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)

          作者: 時(shí)間:2012-03-21 來源:網(wǎng)絡(luò) 收藏

            雷達(dá)信號(hào)源的設(shè)計(jì)在雷達(dá)測(cè)試中有著非常重要的作用。在相對(duì)帶寬、頻率轉(zhuǎn)換時(shí)間、相位連續(xù)性、正交輸出、高分辨力以及集成化等方面都遠(yuǎn)遠(yuǎn)超過了傳統(tǒng)頻率合成技術(shù)所能達(dá)到的水平,為系統(tǒng)提供了優(yōu)于模擬信號(hào)源的性能。

            FPGA具有集成度高、通用性好、設(shè)計(jì)靈活、編程方便等諸多優(yōu)點(diǎn),因此采用AD9854和FPGA來設(shè)計(jì)雷達(dá)信號(hào)源。

            1 系統(tǒng)方案概述

            根據(jù)雷達(dá)信號(hào)源系統(tǒng)設(shè)計(jì)的要求,總體框圖如圖1所示。

            

          雷達(dá)信號(hào)源系統(tǒng)總體框圖

            該系統(tǒng)主要由FPGA時(shí)序控制部分、AD9854頻率合成部分、波形存儲(chǔ)三部分組成。在此重點(diǎn)闡述FPGA設(shè)計(jì)和AD9854硬件設(shè)計(jì)兩部分。

            系統(tǒng)的主體部分主要由高速數(shù)字邏輯時(shí)序控制模塊(FPGA)和芯片AD9854構(gòu)成,還包括放大模塊、濾波模塊、存儲(chǔ)模塊、時(shí)鐘模塊、電源模塊。該部分通過FPGA對(duì)整個(gè)電路的數(shù)字部分進(jìn)行時(shí)序控制,包括給AD9854發(fā)送數(shù)據(jù)、地址、時(shí)鐘以及控制信號(hào)。AD9854是芯片,能產(chǎn)生所需要的信號(hào)。存儲(chǔ)部分采用了FLASH和SRAM;FLASH主要用來存儲(chǔ)波形文件,而SRAM主要是在開機(jī)時(shí)暫存數(shù)據(jù)文件。

            通過控制面板發(fā)送觸發(fā)信號(hào)和模式選擇信號(hào)對(duì)系統(tǒng)信號(hào)產(chǎn)生進(jìn)行控制。當(dāng)FPGA接收到觸發(fā)信號(hào)時(shí),F(xiàn)PGA才開始工作,并且給AD9854發(fā)送數(shù)據(jù)以產(chǎn)生信號(hào)。模式選擇信號(hào)是3位的二進(jìn)制數(shù),可以產(chǎn)生8種狀態(tài)??刂泼姘搴虵PGA通過RS 422電平相連,通過差分?jǐn)?shù)據(jù)線來傳輸數(shù)據(jù)。

            PC機(jī)應(yīng)用軟件完成所需各種軟件的波形數(shù)據(jù)的計(jì)算,包括起始頻率FTW,頻率分辨率DFW,時(shí)間分辨率RRC等數(shù)據(jù),然后將所得的數(shù)據(jù)轉(zhuǎn)化成.dat格式。PC通過串口與系統(tǒng)主板進(jìn)行數(shù)據(jù)通信,通過MAX3232進(jìn)行電平轉(zhuǎn)化。數(shù)據(jù)最后存儲(chǔ)到主板的存儲(chǔ)器中(FLASH和SRAM);當(dāng)系統(tǒng)工作時(shí),F(xiàn)PGA從FLASH中讀取波形文件來產(chǎn)生信號(hào)。

            2 AD9854模塊

            2.1 AD9854芯片介紹

            數(shù)字頻率合成芯片AD9854是用于高端DDS技術(shù)的一款芯片,該芯片帶有兩個(gè)高速、高性能的正交D/A轉(zhuǎn)換器,可以同時(shí)輸出I/Q兩路正交信號(hào)。當(dāng)參考時(shí)鐘源很精確時(shí),AD9854能夠產(chǎn)生高穩(wěn)定度的,頻率、相位、幅度均可編程的正弦和余弦曲線,被廣泛地應(yīng)用于通信、雷達(dá)、儀器等應(yīng)用領(lǐng)域。AD9854的高速DDS內(nèi)核能夠提供48 B的相位累加器和頻率累加器(在300 MHz的系統(tǒng)時(shí)鐘下,可達(dá)1μHz的頻率分辨率);其中17 B的相位-幅度映射位數(shù)能夠確保該芯片優(yōu)良的無雜散動(dòng)態(tài)范圍(SFDR)性能。

            2.2 AD9854芯片工作模式

            AD9854具有5種可編程操作模式,通過改變控制寄存器(并行尋址方式下的地址為1FH)的控制位即可以選擇相應(yīng)的模式。根據(jù)本方案,主要對(duì)單頻(Single Tone)模式和調(diào)頻(Chirp)模式進(jìn)行探討。5種模式的選擇表如表1所示。

            

          基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)
            2.2.1 單頻模式
            系統(tǒng)上電或硬件復(fù)位時(shí),AD9854自動(dòng)進(jìn)入該默認(rèn)模式,此時(shí)芯片輸出的信號(hào)是直流信號(hào)。當(dāng)對(duì)頻率控制字進(jìn)行設(shè)定后,即可輸出單頻信號(hào)。
            2.2.2 調(diào)頻模式
            此處的調(diào)頻模式即為常見的脈沖調(diào)頻模式。AD9854同時(shí)支持線性和非線性這兩種調(diào)頻模式。該雷達(dá)信號(hào)源要求既能產(chǎn)生線性調(diào)頻信號(hào),也能產(chǎn)生非線性調(diào)頻信號(hào),所以AD9854完全能滿足要求。脈沖調(diào)頻信號(hào)的時(shí)寬主要是由update clock來決定。當(dāng)?shù)谝粋€(gè)update clock信號(hào)到來時(shí),AD9854把I/O緩存中的FTW,DFW,RRC以及其他的控制字都送到可編程寄存器中,AD9854開始工作。當(dāng)脈沖調(diào)頻信號(hào)結(jié)束時(shí),通過FPGA再發(fā)送一個(gè)update clock信號(hào),然后就把I/O緩存中的清零數(shù)據(jù)送入了可編程寄存器中。
            3 系統(tǒng)硬件實(shí)現(xiàn)
            3.1 電源和時(shí)鐘設(shè)計(jì)
            在該系統(tǒng)中,采用線性電源LT1764進(jìn)行電平轉(zhuǎn)換,把5 V轉(zhuǎn)成3.3 V和1.5 V,為FPGA和AD9854等芯片提供電源。濾波電容分為旁路電容和去耦電容。旁路電容把前級(jí)攜帶的高頻雜波濾去,還可以有效地旁路地和電源上的地彈噪聲。旁路電容一般容值都比較小,根據(jù)諧振頻率一般是0.1μF和0.01μF。去耦電容也稱退耦電容,是把輸出信號(hào)的干擾作為濾除的對(duì)象。去耦電容一般比較大,取值為47μF和10μF。如圖2所示。
            
          基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)
            時(shí)鐘電路與FPGA的電源面要隔離開(可以在同一個(gè)層),只通過鐵氧體磁珠(ferritebead)相連。鐵氧體磁珠在低頻時(shí)阻抗很低,而在高頻時(shí)阻抗很高,可以抑制高頻干擾,這樣外面的高頻干擾不會(huì)影響時(shí)鐘芯片,而時(shí)鐘芯片內(nèi)部產(chǎn)生的振蕩信號(hào)也不會(huì)影響到外面的電路。時(shí)鐘部分的地和整個(gè)PCB的地是一個(gè)統(tǒng)一的整體,不要分割。
            在時(shí)鐘芯片的電源引腳處放一個(gè)容值為10μF的鉭電容,不僅可以防止由于電壓波動(dòng)引起的電流涌動(dòng),還可以抑制低頻干擾;同時(shí)大電容的后面并聯(lián)一個(gè)0.1μF的小電容,且所放的位置要盡可能地靠近電源引腳,這樣可以減小外來的電源噪聲。在靠近時(shí)鐘輸出的引腳要串接一個(gè)50 Ω的電阻以減小輸出電流,提高時(shí)鐘波形的質(zhì)量。時(shí)鐘線盡量少使用過孔,因?yàn)檫^孔使阻抗發(fā)生變化,影響信號(hào)的質(zhì)量,進(jìn)而產(chǎn)生EMI輻射和抖動(dòng)問題。
            3.2 存儲(chǔ)模塊設(shè)計(jì)
            在該系統(tǒng)中,采用FLASH和SRAM作為存儲(chǔ)器。FLASH主要用于存儲(chǔ)波形文件,掉電時(shí),數(shù)據(jù)也不會(huì)丟失。而SRAM是做高速數(shù)據(jù)緩存的,掉電后數(shù)據(jù)會(huì)丟失。首先FPGA從FLASH中讀取波形文件,然后再存儲(chǔ)到SRAM中,需要這些波形數(shù)據(jù)時(shí)候,再?gòu)腟RAM中去讀取。這樣的設(shè)計(jì)是因?yàn)镕LASH的讀/寫速度比較慢,而SRAM的讀/寫速度比較快。但是FLASH中的數(shù)據(jù)掉電不會(huì)丟失,而SRAM中的數(shù)據(jù)掉電要丟失。
            3.3 放大及濾波電路設(shè)計(jì)
            為了提高DDS信號(hào)產(chǎn)生系統(tǒng)的帶負(fù)載能力,同時(shí)實(shí)現(xiàn)AD9854芯片內(nèi)嵌數(shù)/模轉(zhuǎn)換器輸出的電流轉(zhuǎn)換,需要在其后加入運(yùn)算放大器(見圖3)。該運(yùn)算放大器性能的好壞將決定信號(hào)的輸出質(zhì)量及系統(tǒng)帶負(fù)載的能力。由于方案中信號(hào)輸出的最高頻率為120 MHz,所以應(yīng)保證放大器在較高頻率范圍內(nèi)具有很好的線性度,防止放大器自激。根據(jù)頻率源的設(shè)計(jì)要求,該方案中的放大器模塊應(yīng)滿足以下要求:放大器的增益可調(diào)、放大器的帶寬應(yīng)大于120 MHz、輸出帶載能力強(qiáng)、信號(hào)輸出質(zhì)量較好。綜合以上要求,選擇ADI公司的寬帶運(yùn)算放大器AD8014作為放大器模塊的核心器件。AD8014的主要性能特點(diǎn)有:低功耗;穩(wěn)定增益G=1;高速,Slew Rate 4 000 V/μs,24 ns的建立時(shí)間;
            在該方案中,放大電路采用串連電壓負(fù)反饋-反相比例放大電路。
            
          基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)
            采用串聯(lián)電壓負(fù)反饋將使放大器的輸入阻抗增大,輸出阻抗減小,提高電路輸出信號(hào)的帶負(fù)載的能力。在電路中,反饋電阻R16采用可調(diào)電阻,使電路的增益可調(diào);同時(shí)在放大器的正、負(fù)電源輸入端加電容去藕濾波電路,以減小電源紋波對(duì)放大器的影響。
            根據(jù)AD8014的要求,在進(jìn)行PCB布線時(shí),需在其周圍均鋪上了地網(wǎng);但是,為了降低寄生電容對(duì)電路輸入的影響,其輸入腳附近沒有鋪地。在進(jìn)行器件布局時(shí),反饋電阻R16應(yīng)盡量靠近AD8014的反向輸入端。
            為使中頻模擬器有較好的通用性,而雷達(dá)中頻變化范圍較寬,考慮到在濾除諧波分量的同時(shí)要盡可能減少相位的不連續(xù)性,因此設(shè)計(jì)了一個(gè)帶寬為40MHz的9階無源低通濾波器。
            4 FPGA實(shí)現(xiàn)
            4.1 FPGA設(shè)計(jì)概述
            FPGA用于建立與DDS芯片(AD9854),F(xiàn)LASH(E28F128J3A)以及SRAM(IS61LV10248)之間的聯(lián)系,主要負(fù)責(zé)以下兩個(gè)方面:
            (1)發(fā)送DDS控制字并控制DDS芯片的時(shí)序;
            (2)控制存儲(chǔ)芯片的時(shí)序,并發(fā)送或讀取所要存儲(chǔ)的波形數(shù)據(jù)。FPGA內(nèi)部采用原理圖和Verilog HDL相結(jié)合的方式進(jìn)行軟件設(shè)計(jì)。
          下面重點(diǎn)介紹DDS控制部分的實(shí)現(xiàn)。
            4.2 DDS控制模塊

          上一頁 1 2 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉