色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > TI與MIT提出0.6V DSP設(shè)計(jì)

          TI與MIT提出0.6V DSP設(shè)計(jì)

          作者: 時(shí)間:2011-03-07 來源:網(wǎng)絡(luò) 收藏

          )與麻省理工學(xué)院()共同在2011年)上提出了一款工藝的移動(dòng)應(yīng)用處理器---可在下運(yùn)行的超低功耗處理器。

          本文引用地址:http://cafeforensic.com/article/257891.htm

          工藝節(jié)點(diǎn)上的低功耗處理器,需要從電路形式和存儲(chǔ)器的優(yōu)化到定制低功耗時(shí)鐘線 的系統(tǒng)級(jí)設(shè)計(jì)方法”。低功耗設(shè)計(jì)領(lǐng)域?qū)<摇?a class="contentlabel" href="http://cafeforensic.com/news/listbylabel/label/MIT">MIT教授Anantha Chandrakasan說:“該芯片使用了低功耗設(shè)計(jì)方法學(xué),以確保在超低電壓下可處理智能手機(jī)應(yīng)用程序

          該文描述了一種處理極低功耗設(shè)計(jì)問題的方法。在低電壓下,深亞微米工藝節(jié)點(diǎn)MOS管片內(nèi)閾值電壓的隨機(jī)偏差會(huì)導(dǎo)致電路功能出錯(cuò)。

          在設(shè)計(jì)中還存在靜態(tài)時(shí)序的問題,標(biāo)準(zhǔn)元件的分布延時(shí)在低壓下不再是高斯隨機(jī)變量。

          的這篇文章中說:“傳統(tǒng)的基于高斯分布的統(tǒng)計(jì)靜態(tài)時(shí)序分析(SSTA)工具,在電壓下對(duì)延時(shí)存在10-70%的低估。而一種新的統(tǒng)計(jì)靜態(tài)時(shí)序分析技術(shù)可以將時(shí)序設(shè)計(jì)的精確度改進(jìn)到小于8%”。精確分析低功耗時(shí)序的能力可以避免過大的設(shè)計(jì)余量,以降低對(duì)面積和高壓工作性能的影響。

          (譯自Electronicsweekly>,原作者Richard Wilson)



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉