色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 基于DDS的多功能中頻信號源的設(shè)計及其在雷達(dá)系統(tǒng)中的應(yīng)用

          基于DDS的多功能中頻信號源的設(shè)計及其在雷達(dá)系統(tǒng)中的應(yīng)用

          作者:■ 北京理工大學(xué)信息科學(xué)技術(shù)學(xué)院電子工程系 楊靜 高梅國 李云杰 時間:2005-05-06 來源:eaw 收藏

          摘    要:本文介紹了一種基于 技術(shù)的中頻信號源通用板的設(shè)計,詳細(xì)論述了該中頻信號板在某雷達(dá)系統(tǒng)中的應(yīng)用,它可以應(yīng)用于雷達(dá)模擬器和雷達(dá)干擾機(jī)模擬器中,信號的各項指標(biāo)均能滿足系統(tǒng)的要求。
          關(guān)鍵詞:;;;

          引言
          在相對帶寬、頻率轉(zhuǎn)換時間、相位連續(xù)性、正交輸出、高分辨力以及集成化等方面都遠(yuǎn)遠(yuǎn)超過了傳統(tǒng)頻率合成技術(shù)所能達(dá)到的水平,為系統(tǒng)提供了優(yōu)于模擬信號源的性能。利用DDS技術(shù)可以很方便地實現(xiàn)多種信號。本設(shè)計的核心部分正是基于DDS技術(shù),進(jìn)行所需中頻信號源的設(shè)計。
           
          硬件電路的設(shè)計
          該中頻信號源的設(shè)計基于標(biāo)準(zhǔn)CPCI總線,上位機(jī)通過改寫板上的控制參數(shù)可以很方便地輸出不同形式的波形。硬件系統(tǒng)的結(jié)構(gòu)如圖1所示。它包括三個模塊:A是系統(tǒng)的核心部分,為中頻信號產(chǎn)生模塊; B是中頻模塊,輸出檢波后的I、Q信號;C為中頻模塊,可以輸出帶有包絡(luò)的中頻調(diào)制信號。下面將詳細(xì)討論各個模塊的具體實現(xiàn)和功能。
          信號源產(chǎn)生模塊
          該模塊主要包括PCI總線接口、信號產(chǎn)生控制邏輯電路(FPGA)、DDS芯片以及相應(yīng)的放大、濾波和電路。上位機(jī)通過PCI總線訪問FPGA中的寄存器,實現(xiàn)對各種工作模式的控制。其中FPGA選用的是Altera公司的EP1K50TC144。晶振除了提供板上各個模塊工作所需時鐘外,還提供給其他處理板作為外時鐘。設(shè)計中采用的DDS是AD9854,片內(nèi)的4~20倍的時鐘乘法器可使內(nèi)部工作頻率達(dá)到300MHz,輸出信號的頻率可達(dá)100MHz。
          DDS的各種參數(shù)控制信號均由FPGA來提供,實現(xiàn)不同形式信號的輸出。DDS1輸出的chirp(線性調(diào)頻)信號經(jīng)過放大濾波后送入數(shù)控器,然后進(jìn)行波束調(diào)制,調(diào)制后的信號ROUT從前面板輸出。DDS2輸出的連續(xù)波信號經(jīng)放大濾波后再經(jīng)過兩級功分器輸出三個信號F1_out、F2_out和 F3_out,作為和檢波模塊的本振信號,通過板內(nèi)的SMA與相應(yīng)的模塊連接。
          模塊
          如圖1中陰影部分所示,包括兩路正交檢波電路。被檢波的中頻信號RF1(RF2)由前面板送到板內(nèi),經(jīng)過運(yùn)放后輸入正交檢波器,本振信號由板內(nèi)的SMA引入,即F1_in和F2_in,由模塊A中功分器的輸出F1_out和F2_out提供。經(jīng)過正交檢波器后輸出I、Q信號,分別經(jīng)濾波放大后輸出,即得到需要的信號。
          正交調(diào)制模塊
          該模塊完成中頻上的正交調(diào)制功能。本振信號通過板內(nèi)的SMA送給正交調(diào)制模塊,經(jīng)放大后送給正交調(diào)制器,I、Q信號從前面板直接送給正交調(diào)制器,調(diào)制后的信號經(jīng)放大濾波后送給功分器,輸出兩路中頻信號。中頻信號的幅度由壓控衰減器的衰減控制量來控制,實現(xiàn)相應(yīng)的信號包絡(luò)調(diào)制。壓控衰減器的控制量(圖1中的Con1和Con2)由前面板輸入。
          中頻信號源在某雷達(dá)干擾系統(tǒng)中的應(yīng)用
          中頻信號源可以為雷達(dá)干擾實驗系統(tǒng)提供所需的雷達(dá)信號,以及完成對信號的中頻正交檢波與調(diào)制。
          中頻信號源在雷達(dá)模擬器和回波模擬器中的應(yīng)用
          在雷達(dá)模擬器和回波模擬器中共用一塊中頻信號源板,具體應(yīng)用如下:
          模塊A:產(chǎn)生雷達(dá)定時信號,如雷達(dá)重復(fù)周期PRT、組領(lǐng)脈沖CPI以及雷達(dá)發(fā)射信號R_OUT和外時鐘CLK,同時給正交調(diào)制模塊及檢波模塊提供本振信號。這里的R_OUT就是上文提到的送往雷達(dá)干擾機(jī)模擬器的雷達(dá)發(fā)射信號。其具體實現(xiàn)過程為:上位機(jī)通過PCI總線訪問板上FPGA芯片中的控制寄存器,控制雷達(dá)模擬器的各種參數(shù),如PRT的變化方式以及R_OUT的輸出形式等。不同模式參數(shù)的具體實現(xiàn)由FPGA來完成。FPGA除了產(chǎn)生上述的PRT、CPI等信號外,還要產(chǎn)生DDS的讀寫及控制信號,來控制DDS1和DDS2的輸出。DDS1根據(jù)前端FPGA送出的控制字輸出相應(yīng)的雷達(dá)發(fā)射信號,有單點頻模式、循環(huán)模式和隨機(jī)捷變模式,信號的形式為脈沖線性調(diào)頻信號,帶寬為5MHz~20MHz可編程,脈寬10ms~50ms可編程,載頻為40MHz~90MHz,具有捷變頻的功能。DDS2輸出的是正弦連續(xù)波信號,也具有捷變頻的功能,捷變的方式與DDS1一致。DDS2產(chǎn)生的信號經(jīng)過放大、濾波和功分電路后從板子內(nèi)部的SMA輸出,作為檢波模塊和本振模塊的本振,從而保證雷達(dá)模擬器和回波模擬器的載頻與雷達(dá)發(fā)射信號的一致性。
          由DDS1輸出的雷達(dá)信號經(jīng)放大濾波后送給數(shù)控衰減器進(jìn)行雷達(dá)天線掃描的調(diào)制,輸出具有雷達(dá)天線包絡(luò)的信號。數(shù)控衰減器的衰減范圍為65dB,可控位數(shù)為12bit,最小步進(jìn)0.5dB。圖2所示為FPGA送給數(shù)控衰減器的控制量,系統(tǒng)要求干擾機(jī)接收信號的動態(tài)范圍為60dB,因此衰減控制量的最大差值為60 dB。由于天線圖的周期太長,為了便于觀測,可以對輸出的天線圖進(jìn)行A/D采樣,采樣后如圖3所示。橫坐標(biāo)表示采樣點,縱坐標(biāo)為對幅值求對數(shù)后的量化值。該圖即為天線的包絡(luò),讀圖可以知道天線主瓣與旁瓣的dB差值,主瓣與第四旁瓣的差值為50 dB。外時鐘CLK信號是板內(nèi)時鐘經(jīng)過時鐘驅(qū)動芯片送往前面板的SMA頭輸出,可以提供給雷達(dá)模擬器處理板和回波模擬器處理板使用。
          模塊B:完成中頻上的正交檢波,對雷達(dá)回波中頻信號和干擾中頻信號合成后的信號進(jìn)行檢波,本振信號由DDS2的輸出提供,即F1_out和F2_out,分別與F1_in和F2_in相連。該模塊設(shè)計了兩路是因為要對雷達(dá)分別進(jìn)行主天線和輔助天線的處理。對DDS送來的主天線和輔助天線的合成信號分別進(jìn)行正交檢波,輸出兩路I、Q信號送給雷達(dá)模擬器。
          模塊C:對雷達(dá)回波模擬器產(chǎn)生的基帶正交信號進(jìn)行調(diào)制,調(diào)制到具有捷變功能的中頻本振上,本振信號F3_in由DDS2經(jīng)過功分器輸出的F3_out提供,本振變化的規(guī)律與DDS1產(chǎn)生的雷達(dá)發(fā)射信號的變化一致。中頻調(diào)制后的信號經(jīng)過功分器分成兩路,再經(jīng)過壓控振蕩器,分別對兩路信號進(jìn)行天線調(diào)制,其中一路作為主天線回波信號,另一路作為輔助天線回波信號。壓控衰減器的控制量由雷達(dá)回波模擬器經(jīng)由前面板的Con1和Con2提供。

          結(jié)語
          本設(shè)計主要有以下幾個特點:
          1. 該系統(tǒng)采用DDS技術(shù),可以滿足高線性度、高穩(wěn)定度、高信噪比和低雜散的要求。
          2. 用上位機(jī)可以簡單方便地控制信號波形參數(shù),為不同頻率、不同波形的要求提供了通用平臺。
          3. 能夠在產(chǎn)生中頻信號的同時,對信號進(jìn)行任意包絡(luò)的波束調(diào)制。
          4. 該系統(tǒng)還能夠完成正交檢波和正交調(diào)制的功能。
          5. 硬件結(jié)構(gòu)簡單,功能劃分清晰,各模塊可單獨(dú)使用。
          以上介紹了一種應(yīng)用在某雷達(dá)干擾仿真系統(tǒng)中的中頻信號源的設(shè)計與實現(xiàn)。只要改寫FPGA中控制DDS的部分參數(shù)就可以根據(jù)要求改變信號的輸出形式,簡單方便,輸出信號的各項指標(biāo)均能達(dá)到很高的要求?!?/P>

          參考文獻(xiàn)
          1  馬合營,楊子杰,王成虎.基于DDS技術(shù)的雷達(dá)波形產(chǎn)生系統(tǒng).武漢大學(xué)學(xué)報. 2002
          2 劉玉山,許創(chuàng)杰.雷達(dá)對抗及反對抗.北京:電子工業(yè)出版社,1996

          功分器相關(guān)文章:功分器原理


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉