色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 嵌入式邏輯分析儀在FPGA時序匹配設(shè)計中的應(yīng)用(07-100)

          嵌入式邏輯分析儀在FPGA時序匹配設(shè)計中的應(yīng)用(07-100)

          —— 嵌入式邏輯分析儀在FPGA時序匹配設(shè)計中的應(yīng)用
          作者:西南科技大學 信息工程學院 李俊艷 周巖 劉佳 中國工程物理研究院 電子工程研究所 高楊 九洲國家企業(yè)技術(shù)中心 梁正愷 蔡林飛 時間:2008-04-18 來源:電子產(chǎn)品世界 收藏

            引言

          本文引用地址:http://cafeforensic.com/article/81757.htm

            隨著FPGA器件規(guī)模的不斷增加、封裝密度不斷提高,傳統(tǒng)在FPGA板級調(diào)試中的應(yīng)用日益困難。為此,主流FPGA廠商相繼在其開發(fā)工具中增加了嵌入式(ELA) IP軟核,如Lattice在ispLEVER中提供的ispTRACY,Xilinx在ISE中提供的ChipScopePro,Altera在Quartus II提供中的Signal Tap II等。ELA在FPGA內(nèi)部預先設(shè)計探測點和測試邏輯,可在軟件工具的配合下對FPGA設(shè)計進行較全面的測試。采用ELA,只需用JTAG下載電纜連接待調(diào)試的FPGA器件,占用FPGA的部分邏輯資源和內(nèi)部存儲器資源,無需傳統(tǒng)的就可以觀察FPGA的內(nèi)部信號和I/O引腳的狀態(tài)。

            以我們開發(fā)的全彩LED同步顯示控制系統(tǒng)為例,該系統(tǒng)包括采集、傳輸、接收等模塊,F(xiàn)PGA為Altera Cyclone系列PQFP封裝的EP1C6Q240C8,邏輯單元(LE)數(shù)量為5980個,RAM大小為92160 bit。使用Quartus II軟件首次對設(shè)計文件進行綜合布局和布線,將布線好的工程下載到FPGA板上運行時,全彩LED屏顯示效果非常差,圖像閃爍且左右移動。根據(jù)Quartus II編譯報告可以看出,該工程消耗的器件資源僅為26%,但是卻占用了90%的引腳,留給外部測試的引腳僅為10%,使得利用Quartus II內(nèi)部集成軟件測試的優(yōu)勢得以體現(xiàn)。為了找出設(shè)計缺陷,采用Signal Tap II采集到FPGA內(nèi)各個關(guān)鍵信號的波形,根據(jù)波形找出原因在于LED顯示屏接收板中的數(shù)據(jù)信號較控制信號形成了延時,造成了時序不匹配。

            本文介紹的FPGA方法,利用Quartus II軟件中的Signal Tap II采集FPGA內(nèi)部信號波形,通過比較分析采集的數(shù)據(jù),可得出精確的延時信息。在Signal Tap II時序測試結(jié)果的指導下改進了設(shè)計,經(jīng)實際電路的波形測試證明,LED顯示屏接收板中的數(shù)據(jù)信號與控制信號時序匹配良好。

            Signal Tap II

            Signal Tap II是Altera公司FPGA開發(fā)軟件Quartus II中的一個實用工具,能夠捕獲、顯示FPGA內(nèi)部節(jié)點或I/O引腳實時信號的狀態(tài),幫助設(shè)計者在系統(tǒng)設(shè)計時觀察硬件和軟件的交互作用。

            圖1為Signal Tap II嵌入式邏輯分析儀采集數(shù)據(jù)的原理框圖。其中CLK(采樣時鐘)和Trigger(觸發(fā)邏輯)可以根據(jù)需要設(shè)定。在Signal Tap II工作時,待測試信號在CLK的上升沿被嵌入式邏輯分析儀實時捕獲,經(jīng)FPGA內(nèi)部的RAM緩存后,通過JTAG接口傳送至Quratus II軟件中顯示。其中,RAM緩存方式有連續(xù)存儲和分段存儲。JTAG接口用的下載電纜包括USB Blaster、ByteBlasterMV、ByteBlaster II或MasterBlaster等。這些在Signal Tap II工作窗口可以靈活設(shè)置。

            嵌入式邏輯分析儀捕獲數(shù)據(jù)的流程如圖2所示。首先判斷時鐘的上升沿是否滿足,不滿足繼續(xù)等待時鐘,滿足先捕獲前觸發(fā)數(shù)據(jù),觸發(fā)級別滿足后,捕獲后觸發(fā)數(shù)據(jù),然后清除數(shù)據(jù),結(jié)束該捕獲流程。其中Signal Tap II最多可支持10級觸發(fā)級別。觸發(fā)級別高意味著可接收更復雜的數(shù)據(jù)獲取命令,提供更高的精度和問題解決能力。

            使用Signal Tap II設(shè)計時序匹配電路

            延時的產(chǎn)生

            在LED全彩大屏同步顯示控制系統(tǒng)中,針對占空比控制亮度損失大的問題,在顯示驅(qū)動控制模塊設(shè)計中采用了分場疊加與占空比控制相結(jié)合的方法對存儲的圖像數(shù)據(jù)進行分場掃描,實現(xiàn)了低亮度損失、800×512分辨率、256級灰度LED全彩大屏的顯示。其中,“分場疊加”是指:前端將一幅彩色圖像的數(shù)據(jù)按灰度級分解為多個位平面,終端根據(jù)不同位平面數(shù)據(jù)掃描不同的場次,在有限時間內(nèi)實現(xiàn)各場次的疊加,從而在LED全彩大屏上重建彩色圖像。


          上一頁 1 2 3 4 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉