fpga 文章 進(jìn)入 fpga技術(shù)社區(qū)
DDR3存儲(chǔ)器接口控制器IP加速數(shù)據(jù)處理應(yīng)用
- DDR3存儲(chǔ)器系統(tǒng)可以大大提升各種數(shù)據(jù)處理應(yīng)用的性能。然而,和過去幾代(DDR和DDR2)器件相比,DDR3存儲(chǔ)器器件...
- 關(guān)鍵字: FPGA IP核 DDR3 數(shù)據(jù)處理
基于DSP的風(fēng)電場(chǎng)電能質(zhì)量監(jiān)測(cè)裝置研究設(shè)計(jì)
- 隨著全世界新能源風(fēng)力發(fā)電的大力發(fā)展,電能質(zhì)量的監(jiān)測(cè)成為風(fēng)電場(chǎng)的研究熱點(diǎn)。風(fēng)電場(chǎng)電能質(zhì)量問題可以分為...
- 關(guān)鍵字: FPGA DSP 電能質(zhì)量 監(jiān)測(cè)裝置 風(fēng)電場(chǎng)
圖像自適應(yīng)分段線性拉伸算法的FPGA設(shè)計(jì)
- 為改善紅外圖像的視覺效果和后續(xù)處理質(zhì)量,需要對(duì)圖像進(jìn)行增強(qiáng)處理。在此介紹并實(shí)現(xiàn)了一種空間域圖像增強(qiáng)算法,自適應(yīng)分段線性拉伸算法。首先簡(jiǎn)要分析算法原理,對(duì)該算法基于Xilinx公司XC4VLXl5系列FPGA的實(shí)現(xiàn)方法進(jìn)行了研究,以兼顧系統(tǒng)實(shí)時(shí)性和集成度為目的,提出灰度直方圖統(tǒng)計(jì)和拉伸運(yùn)算等關(guān)鍵模塊的解決方案。通過試驗(yàn)結(jié)果分析,對(duì)壓縮因子的選取提出建議。該設(shè)計(jì)的輸出延遲僅為62.-5ns,且具有實(shí)現(xiàn)簡(jiǎn)單、集成度高、功耗低等優(yōu)點(diǎn),適合在精確制導(dǎo)武器和導(dǎo)航系統(tǒng)中應(yīng)用。
- 關(guān)鍵字: FPGA 圖像自適應(yīng) 分段線性 算法
基于DSP和FPGA的實(shí)時(shí)圖像壓縮系統(tǒng)設(shè)計(jì)
- 提出了一種基于高頻幀攝像頭的高頻幀實(shí)時(shí)圖像壓縮技術(shù),以此技術(shù)為基礎(chǔ),使用TMS320CDM642和EP2C35 FPGA相結(jié)合,設(shè)計(jì)了一種高頻幀實(shí)時(shí)圖像處理器硬件系統(tǒng)。該系統(tǒng)采用2片SRAM乒乓結(jié)構(gòu),以及基于TI公司DSP/BIOS和支持XDAIS的JPEG2000壓縮算法,實(shí)現(xiàn)了100幀/s的壓縮速度,系統(tǒng)同時(shí)解決了圖像壓縮中容量和速度的問題,實(shí)驗(yàn)了采集和壓縮過程的同步進(jìn)行,大大提高了圖像壓縮速度。
- 關(guān)鍵字: FPGA DSP 實(shí)時(shí)圖像 壓縮系統(tǒng)
基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設(shè)計(jì)
- 在數(shù)字電路設(shè)計(jì)中,當(dāng)需要將一輸入的窄脈沖信號(hào)展寬成具有一定寬度和精度的寬脈沖信號(hào)時(shí),往往很快就想到利...
- 關(guān)鍵字: FPGA CPLD 寬脈沖信號(hào) ISP
利用Virtex-5LXT應(yīng)對(duì)串行背板接口設(shè)計(jì)挑戰(zhàn)
- 采用串行技術(shù)進(jìn)行高端系統(tǒng)設(shè)計(jì)已占很大比例。在《EETimes》雜志最近開展的一次問卷調(diào)查中,有92%的受訪者...
- 關(guān)鍵字: FPGA Virtex-5LXT 嵌入式 串行背板接口
基于VHDL語言的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)
- 0引言傳統(tǒng)的定時(shí)器硬件連接比較復(fù)雜,可靠性差,而且計(jì)時(shí)時(shí)間短,難以滿足需要。本設(shè)計(jì)采用可編程芯片...
- 關(guān)鍵字: FPGA VHDL 定時(shí)器 EP1C6Q240C8
多功能數(shù)據(jù)采集處理系統(tǒng)實(shí)現(xiàn)
- 介紹了一種基于FPGA和DSP的多功能高速數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì),該系統(tǒng)的數(shù)據(jù)采集速度最高可達(dá)到105 Msps ,運(yùn)算能力強(qiáng),通過更改軟件可適用于大部分的高速數(shù)據(jù)處理場(chǎng)合,具有較強(qiáng)的通用性。
- 關(guān)鍵字: 數(shù)據(jù)采集 FPGA DSP 201007
基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器設(shè)計(jì)與實(shí)
- 設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的256點(diǎn)定點(diǎn)FFT處理器。處理器以基-2算法為基礎(chǔ),通過采用高效的兩路輸入移位寄存器流水線結(jié)構(gòu),有效提高了碟形運(yùn)算單元的運(yùn)算效率,減少了寄存器資源的使用,提高了最大工作頻率,增大了數(shù)據(jù)吞吐量,并且使得處理器具有良好的可擴(kuò)展性。詳細(xì)描述了具體設(shè)計(jì)的算法結(jié)構(gòu)和各個(gè)模塊的實(shí)現(xiàn)。設(shè)計(jì)采用Verilog HDL作為硬件描述語言,采用QuartusⅡ設(shè)計(jì)仿真工具進(jìn)行設(shè)計(jì)、綜合和仿真,仿真結(jié)果表明,處理器工作頻率為72 MHz,是一種高效的FFT處理器IP核。
- 關(guān)鍵字: FPGA FFT 移位寄存器 流水線結(jié)構(gòu)
fpga介紹
您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473