dpu asic 文章 進入dpu asic技術(shù)社區(qū)
安森美半導(dǎo)體擴充ASIC系列,投資于110 nm技術(shù)及知識產(chǎn)權(quán)
- 與LSI公司達成協(xié)議利用110 nm工藝、經(jīng)過硅驗證的IP和靈活的支援選擇, 將先進ASIC和SoC的成本減至最低,并將上市時間縮至最短。 2009年4月14日 - 全球領(lǐng)先的高性能、高能效硅方案供應(yīng)商安森美半導(dǎo)體(ON Semiconductor與LSI 公司達成的協(xié)議,進一步擴充專用集成電路(ASIC)系列。這協(xié)議讓安森美半導(dǎo)體的客戶能夠通過設(shè)在美國俄勒岡州Gresham的安森美半導(dǎo)體晶圓制造廠,獲得成熟及高性價比的110納米(nm)工藝技術(shù),及相關(guān)的經(jīng)過硅驗證的知識產(chǎn)權(quán)(IP)。 這
- 關(guān)鍵字: ONSemiconductor ASIC 半導(dǎo)體
視頻監(jiān)控應(yīng)用拓寬兩種方案各有千秋
- 盡管現(xiàn)在還面臨國際金融危機的考驗,但業(yè)界仍然看好今年的視頻監(jiān)控市場。網(wǎng)絡(luò)視頻監(jiān)控技術(shù)的應(yīng)用,又將產(chǎn)業(yè)發(fā)展帶到了一個新的高度,它將引領(lǐng)產(chǎn)業(yè)的又一次變革。用戶對圖像清晰度、處理速度和智能分析方面更高的要求,將促使視頻監(jiān)控技術(shù)向高清化、系統(tǒng)化、智能化發(fā)展,這已經(jīng)成為當(dāng)前技術(shù)發(fā)展的重要方向。 中國視頻監(jiān)控市場規(guī)模預(yù)測(2007-2012) 數(shù)據(jù)來源:IDC  
- 關(guān)鍵字: 金融危機 視頻 監(jiān)控 IP DSP ASIC
新型MCU實現(xiàn)帶DRM的單芯片數(shù)字音頻解碼器
- 近幾年,數(shù)字音頻市場發(fā)展非常迅速。獨立式音頻與多媒體播放器近幾年已成為數(shù)字音頻市場的主流。數(shù)以百萬計的消費者都在想辦法將其便攜式播放器與家用音響和車載立體聲音響進行最佳連接。這激勵著目前的家用和車載音頻設(shè)備廠商為迎接數(shù)字時代的到來而開始準(zhǔn)備他們的HiFi系統(tǒng)。為了滿足人們對播放器不斷提高的要求,市場上也出現(xiàn)了大量芯片或芯片組。但這些進入數(shù)字音頻市場的芯片往往有很多缺陷,問題就出在合適處理硬件的選擇方面。 傳統(tǒng)解決方案 有些廠商試圖將計算機的一些組件用于音頻或多媒體播放器。盡管這些組件在一臺
- 關(guān)鍵字: 數(shù)字音頻 ASIC NAND
業(yè)界容量最大的ASIC原型電路板采用了Altera Stratix III器件
- 2008年11月11號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團在其業(yè)界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個器件提供1,104個用戶I/O,容量等價于5千萬ASIC邏輯門??蛻粼O(shè)計無線通信、網(wǎng)絡(luò)和圖形處理應(yīng)用等定制ASIC時,可以利用這一超大容量原型電路板來驗
- 關(guān)鍵字: Altera Dini集團 Altera Stratix III FPGA ASIC
Achronix推出全球速度最快的FPGA
- 日前,Achronix 半導(dǎo)體公司宣布全球速度最快的 FPGA 現(xiàn)已開始供貨。Speedster 系列的首款產(chǎn)品為 SPD60,該產(chǎn)品系列的速度可達 1.5 GHz,性能比現(xiàn)有 FPGA 提高了 3 倍。 參加 Achronix 早期試用合作的客戶已經(jīng)利用 Speedster 在需要類似 ASIC 性能的應(yīng)用中取得了重大成功,這些應(yīng)用包括網(wǎng)絡(luò)、電信、測試與測量、加密以及其他高性能應(yīng)用。Speedster 系列 FPGA 非常適用于上述各應(yīng)用類型。 Achronix 與領(lǐng)先的合成技術(shù)廠商合作
- 關(guān)鍵字: FPGA Achronix 半導(dǎo)體 ASIC
芯片是提升產(chǎn)業(yè)競爭力之本
- 芯片是一個產(chǎn)業(yè)鏈的終結(jié),也是另一個產(chǎn)業(yè)鏈的開始,而產(chǎn)業(yè)鏈起點的高度往往決定了產(chǎn)業(yè)整體發(fā)展的高度。 近日,在安捷倫公司的數(shù)字測量論壇上,雖然大會的主題是數(shù)字設(shè)計測量的未來發(fā)展,但安捷倫著力和大家分享的卻是自己在示波器產(chǎn)品設(shè)計方面的理念和經(jīng)驗。安捷倫強調(diào),要開發(fā)出高性能示波器必須具有自己開發(fā)專用芯片的能力,安捷倫可以在將示波器作為重點的這幾年取得高速增長,根本在于原有的RF設(shè)計能力大幅提升了示波器產(chǎn)品的性能,使之快速趕上競爭對手的產(chǎn)品,即示波器產(chǎn)品的突破來源于芯片技術(shù)的提升。 一個以測試儀器為
- 關(guān)鍵字: 芯片 ASIC 數(shù)字測量 安捷倫 200809
基于單片機和CPLD的數(shù)字頻率計的設(shè)計
- 引言 在傳統(tǒng)的控制系統(tǒng)中,通常將單片機作為控制核心并輔以相應(yīng)的元器件構(gòu)成一個整體。但這種方法硬件連線復(fù)雜、可靠性差,且在實際應(yīng)用中往往需要外加擴展芯片,這無疑會增大控制系統(tǒng)的體積,還會增加引入干擾的可能性。對一些體積小的控制系統(tǒng),要求以盡可能小的器件體積實現(xiàn)盡可能復(fù)雜的控制功能,直接應(yīng)用單片機及其擴展芯片就難以達到所期望的效果。 復(fù)雜可編程邏輯器件(CPLD)具有集成度高、運算速度快、開發(fā)周期短等特點,它的出現(xiàn),改變了數(shù)字電路的設(shè)計方法、增強了設(shè)計的靈活性?;诖?,本文提出了一種采用Alt
- 關(guān)鍵字: CPLD 開發(fā)環(huán)境 單片機 元器件 VHDL ASIC
dpu asic介紹
您好,目前還沒有人創(chuàng)建詞條dpu asic!
歡迎您創(chuàng)建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473