fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
超低功耗FPGA在可穿戴產品的應用
- 實時在線的環(huán)境感知是許多可穿戴產品希望實現(xiàn)的功能。為了實現(xiàn)實時在線且準確的傳感,通常采用兩級處理的方式來最小化功耗。第一級通常是超低功耗實時在線的推理引擎,用于執(zhí)行音頻、視頻或IMU檢測,而第二級,更耗電的應用處理器保持在睡眠模式。當檢測到預設的觸發(fā)情況(例如關鍵短語、有人出現(xiàn)或特定手勢)時,推理引擎喚醒應用處理器。FPGA的并行處理能力和功耗被認為非常適合低延遲和實時在線模式的推理功能。除了適用于各種互連應用,iCE40 UltraPlus還具有1mW的超低功耗和WLCSP封裝,使其成為實時在線可穿
- 關鍵字: FPGA UltraPlus
一種FFT插值正弦波快速頻率估計算法
- 對被噪聲污染的正弦波信號進行頻率估計是信號參數(shù)估計中的經典問題,目前國內外已提出不少方法。文獻給出了在高斯白噪聲中對正弦波信號頻率進行最大似
- 關鍵字: FPGA
基于FPGA的簡易電壓表設計
- 傳統(tǒng)的數(shù)字電壓表設計通常以大規(guī)模ASIC(專用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構成。這種電壓表的設計簡單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統(tǒng)功能固定,難以更新擴展。而應用FPGA設計的電壓表,采用FPGA芯片控制通用A/D轉換器,可使速度、靈活性大大優(yōu)于通用數(shù)字電壓表。、 本文采用STEP-MAX10M08核心板和STEP Base Board V3.0底板來完成簡易電壓表設計,我們將設計拆分成三個功能模塊實現(xiàn): ADC081S101_driver
- 關鍵字: FPGA ASIC
基于FPGA的正交數(shù)字混頻器中數(shù)控振蕩器的設計與實現(xiàn)
- 要CORDIC(COordination Rotation DIgital Computer)算法實現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器的方法。首先推導了算法產生正余弦信號的實現(xiàn)過程,然后給出了
- 關鍵字: FPGA 正交數(shù)字 混頻器 數(shù)控振蕩器
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473