fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
基于FPGA的任意波形發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:本文提出了一種基于可編程邏輯器件(FPGA)芯片EP2C20F484的任意波形發(fā)生器的設(shè)計(jì)方法。完成了在FPGA的控制下,USB接口控制模塊、SRAM控制模塊、DA轉(zhuǎn)換模塊等協(xié)同工作的硬件設(shè)計(jì)、固件設(shè)計(jì)以及軟件設(shè)計(jì),并給出了
- 關(guān)鍵字: FPGA 任意波形發(fā)生器
FPGA的功耗概念與低功耗設(shè)計(jì)研究
- 隨著半導(dǎo)體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,而功耗增加又導(dǎo)致芯片發(fā)熱量的增大和可靠性的下降。因此,功耗已經(jīng)成為深亞微米集成電路設(shè)計(jì)中的一個(gè)重要考慮因素。本文圍繞FPGA功率損耗的組成和產(chǎn)生原理,從靜態(tài)功耗、動(dòng)態(tài)功耗兩大方面出發(fā),分析了影響FPGA功率耗散的各種因素,并通過Actel產(chǎn)品中一款低功耗的FPGA進(jìn)一步進(jìn)行說明。最后提出了在FPGA低功耗設(shè)計(jì)中的一些問題。
- 關(guān)鍵字: FPGA 功耗 概念 低功耗設(shè)計(jì)
從錯(cuò)誤中學(xué)習(xí) —— 不再仿真
- 前幾天,我與一位從事硬核FPGA設(shè)計(jì)的設(shè)計(jì)師談起我開發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問我對(duì)于仿真器的感覺怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺得不可思議。 這同我與許多其他FPGA設(shè)計(jì)師圍繞著提高設(shè)計(jì)抽象度的對(duì)話很類似。正如軟件開發(fā)人員非常依賴調(diào)試器和代碼仿真器來查找錯(cuò)誤和驗(yàn)證功能一樣,F(xiàn)PGA設(shè)計(jì)師同樣一直習(xí)慣利用仿真器來進(jìn)行這些工作。仿真器為FPGA設(shè)計(jì)師提供了開發(fā)復(fù)雜IP所需的控制手段和可視性,隨后設(shè)計(jì)師們?cè)O(shè)計(jì)流程就可以以良好
- 關(guān)鍵字: Altium 電子設(shè)計(jì) FPGA
一種基于FPGA的多路視頻通道控制系統(tǒng)設(shè)計(jì)
- 視頻監(jiān)控以其直觀、方便、信息內(nèi)容豐富而廣泛應(yīng)用于許多場合。視頻監(jiān)控成為人們生活中不可缺少的技術(shù)。...
- 關(guān)鍵字: FPGA DSP 視頻監(jiān)控
controller_4G08的方案設(shè)計(jì) 實(shí)現(xiàn)了FPGA對(duì)Flash的控制
- 本文設(shè)計(jì)了一個(gè)Flash控制器controller_4G08,它建立了自己的指令集,可以方便地實(shí)現(xiàn)FPGA對(duì)Flash的控制和讀寫操作。FPGA主狀態(tài)機(jī)可以在系統(tǒng)時(shí)鐘頻率下對(duì)controller_4G08發(fā)送指令,然后等待controller_4G08返回的中斷
- 關(guān)鍵字: Flash 控制 FPGA 實(shí)現(xiàn) 方案設(shè)計(jì) controller_4G08
從錯(cuò)誤中學(xué)習(xí)――不再仿真
- 從錯(cuò)誤中學(xué)習(xí)――不再仿真,前幾天,我與一位從事硬核FPGA設(shè)計(jì)的設(shè)計(jì)師談起我開發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問我對(duì)于仿真器的感覺怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺得不可思議。這同我與許多其
- 關(guān)鍵字: 仿真 不再 學(xué)習(xí) FPGA
FPGA低功耗設(shè)計(jì)須權(quán)衡多項(xiàng)指標(biāo)
- FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計(jì)就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密
- 關(guān)鍵字: FPGA 低功耗設(shè)計(jì) 指標(biāo)
基于Xilinx FPGA的千兆以太網(wǎng)及E1信號(hào)的光纖傳輸
- 本文設(shè)計(jì)的基于Xilinx FPGA的千兆位以太網(wǎng)及E1信號(hào)的光纖傳輸系統(tǒng)采用Xilinx XC5VLX30T芯片,通過以太網(wǎng)測試儀和數(shù)據(jù)誤碼儀對(duì)本系統(tǒng)分別進(jìn)行性能測試,測試結(jié)果滿足設(shè)計(jì)要求,系統(tǒng)工作穩(wěn)定。從而實(shí)現(xiàn)了千兆位以太網(wǎng)信號(hào)和E1信號(hào)的接入功能,為用戶搭建了一個(gè)大容量、多業(yè)務(wù)的傳輸平臺(tái)。
- 關(guān)鍵字: Xilinx FPGA 千兆以太網(wǎng) 光纖傳輸
基于FPGA的LDPC編碼設(shè)計(jì)
- 針對(duì)低密度奇偶校驗(yàn)碼(簡稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺(tái)上采用基于FPGA的VHDL語言實(shí)現(xiàn)了有效的編碼過程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長和碼率的系統(tǒng)中。
- 關(guān)鍵字: FPGA LDPC 編碼
基于FPGA的PROFIBUS-DP集線器設(shè)計(jì)
- 摘要:給出了用PROFIBUS―DP HUB來改變現(xiàn)場總線拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)方案,并對(duì)數(shù)據(jù)轉(zhuǎn)發(fā)方法進(jìn)行比較。描述了DP協(xié)議傳輸?shù)母袷?,重點(diǎn)介紹并分析了兩種幀結(jié)束檢測方法及其優(yōu)劣,最后通過八通道DP HUB的實(shí)例來說明了整個(gè)設(shè)計(jì)
- 關(guān)鍵字: 設(shè)計(jì) 集線器 PROFIBUS-DP FPGA 基于
高成本效益的AC感應(yīng)電機(jī)轉(zhuǎn)差控制優(yōu)化方案
- 隨著AC感應(yīng)電機(jī)成為工業(yè)電機(jī)的首選,全方位降低設(shè)計(jì)功耗的需求不斷涌現(xiàn),因此提高這些電機(jī)的效率變得非常重...
- 關(guān)鍵字: FPGA AC感應(yīng)電機(jī)
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473