max-ide 文章 進入max-ide技術社區(qū)
嵌入式系統(tǒng)開發(fā)與集成開發(fā)環(huán)境的應用(2)
- 不僅如此,風河公司還對Eclipse做了多方面的增強,從而顯著提高了系統(tǒng)的性能。例如Workbench實現(xiàn)了異步接口功能,需要長時間運行的任務可以在后臺運行,與此同時還能繼續(xù)接收開發(fā)人員的調試請求,這樣不至于使開發(fā)人員做長時間的等待;另外,Workbench還優(yōu)化了對目標機數(shù)據(jù)的請求機制,即系統(tǒng)只檢索在集成開發(fā)環(huán)境的當前視圖中所需要的少量數(shù)據(jù),看不見的數(shù)據(jù)則不向目標機索取,這樣就大大提高了交叉調試時系統(tǒng)的響應速度并減少了系統(tǒng)負荷。 &
- 關鍵字: IDE 單片機 集成開發(fā)環(huán)境 嵌入式系統(tǒng) 專題
嵌入式系統(tǒng)開發(fā)與集成開發(fā)環(huán)境的應用(1)
- 1. 嵌入式系統(tǒng)開發(fā)所面臨的問題 嵌入式軟件開發(fā)有別于桌面軟件系統(tǒng)開發(fā)的一個顯著的特點,是它一般需要一個交叉編譯和調試環(huán)境,即編輯和編譯軟件在主機上進行(如在PC機的Windows操作系統(tǒng)下),編譯好的軟件需要下載到目標機上運行(如在一個PPC的目標機上的VxWorks操作系統(tǒng)下),主機和目標機建立起通訊連接,并傳輸調試命令和數(shù)據(jù)。由于主機和目標機往往運行著不同的操作系統(tǒng),而且處理器的體系
- 關鍵字: IDE 單片機 集成開發(fā)環(huán)境 嵌入式系統(tǒng) 專題
幾種Linux嵌入式開發(fā)環(huán)境的簡單介紹
- 做Linux嵌入式系統(tǒng)的對常見的幾種嵌入式開發(fā)環(huán)境一定不會默生,由于主要接觸網(wǎng)絡相關產品的一些系統(tǒng)設計,因此,將可能用到的嵌入式開發(fā)環(huán)境簡要總結一下。主要涉及下面的幾個東東: emDebian - http://emdebian.sourceforge.net uClinux - http://www.uclinux.org buildroot - http://buildroot.uclibc.org scr
- 關鍵字: IDE 單片機 集成開發(fā)環(huán)境 嵌入式系統(tǒng) 專題
風河公司的嵌入式軟件集成開發(fā)環(huán)境
- 1 嵌入式系統(tǒng)開發(fā)所面臨的問題 嵌入式軟件開發(fā)有別于桌面軟件系統(tǒng)開發(fā)的一個顯著特點是,它一般需要一個交叉編譯和調試環(huán)境,即編輯和編譯軟件在主機上進行(如在PC機的WindOWS操作系統(tǒng)下),編譯好的軟件需要下載到目標機上運行(如在一個PPC目標機上的VxWorks操作系統(tǒng)下),主機和目標機建立起通信連接,并傳輸調試命令和數(shù)據(jù)。由于主機和目標機往往運行著不同的操作系統(tǒng),而且處理器的體系結構也彼此不同。這就提高了嵌入式開發(fā)的復雜性。 總的
- 關鍵字: IDE 單片機 集成開發(fā)環(huán)境 嵌入式系統(tǒng) 專題
Synopsys DFT MAX助珠海炬力節(jié)省90%測試成本
- Synopsys宣布珠海炬力已采用Synopsys DFT MAX掃描壓縮自動化解決方案實現(xiàn)其0.13微米系統(tǒng)級芯片(SoC)設計,使測試設備相關成本降低了90%。DFT MAX通過片上掃描數(shù)據(jù)壓縮,可顯著減少高質量制造測試所需的測試時間和測試數(shù)據(jù)量。 珠海炬力首席技術官李邵川表示:“作為便攜式多媒體播放器(PMP)SoC的領先供應商,我們的產品設計廣泛應用于遍布世界各地的便攜式消費電子產品中。因此,我們的設計團隊需要易于使用而成熟的壓縮解決方案,可以降低我們下一代PM
- 關鍵字: DFT MAX 測量 測試 節(jié)省90%測試成本
TMS320F240的IDE接口仿真器設計
- 介紹以TMS320F240為核心,設計IDE接口仿零點器的硬件和軟件設計方法。突出特點是硬件設計簡練實用,監(jiān)控軟件精巧靈活。
- 關鍵字: 設計 仿真器 接口 IDE TMS320F240
用PLD實現(xiàn)相位精確測量的研究
- 摘 要:本文介紹了一個采用PLD,利用MAX+PLUSⅡ和 EWB等開發(fā)工具,完成了功率因數(shù)精確測量的設計。其核心芯片是Altera公司ACEX 1K系列的EP1K10TC144-3。關鍵詞:可編程邏輯器件;MAX+PLUSⅡ;功率因數(shù)引言在電力系統(tǒng)中,由于負載均為感性,網(wǎng)上電流和電壓之間存在相位差,影響供電效率。因此,減少無功功率,提高功率因數(shù),事在必行。目前一般是采用并聯(lián)電力電容的方法來提高功率因數(shù),但如果并聯(lián)太多電容器,電流就會超前電壓,所以,準確地測量相位時間差
- 關鍵字: MAX+PLUSⅡ 功率因數(shù) 可編程邏輯器件
max-ide介紹
您好,目前還沒有人創(chuàng)建詞條max-ide!
歡迎您創(chuàng)建該詞條,闡述對max-ide的理解,并與今后在此搜索max-ide的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對max-ide的理解,并與今后在此搜索max-ide的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473