EEPW首頁(yè) >>
主題列表 >>
spice
spice 文章 進(jìn)入spice技術(shù)社區(qū)
關(guān)于尼吉康網(wǎng)站全面更新的公告
- 為了讓中國(guó)客戶更加便利地使用尼吉康網(wǎng)站,尼吉康最近全面更新了中文版網(wǎng)站。 引入了客戶輸入電容器的使用條件后能夠簡(jiǎn)單地模擬電容器壽命的“鋁電解電容器壽命計(jì)算程序”、按用途搜索產(chǎn)品、導(dǎo)電性高分子鋁固體電解電容器的電路模擬程序“SPICE”等新的服務(wù),以便讓客戶能夠輕易地從尼吉康網(wǎng)站獲取需要的產(chǎn)品信息。 尼吉康高舉“創(chuàng)造有價(jià)值的產(chǎn)品,為建設(shè)光輝的未來(lái)社會(huì)做貢獻(xiàn)”的經(jīng)營(yíng)理念,致力于打造高品質(zhì)的產(chǎn)品。今后依然作為感動(dòng)客戶的企業(yè)努力打造高精尖產(chǎn)品。 <更新內(nèi)容> 1)引入了鋁電解電容器“壽命計(jì)
- 關(guān)鍵字: 尼吉康 SPICE
技術(shù)文章:ADC的前端仿真
- 逐次逼近、模數(shù)轉(zhuǎn)換器 (SAR-ADC) 很簡(jiǎn)單直接,用戶將模擬電壓接在輸入端上 (AINP, AINN, REF),會(huì)看到一個(gè)輸出數(shù)字代碼,這個(gè)代碼表示相對(duì)于基準(zhǔn)的模擬輸入電壓。 此時(shí),用戶也許很想分析一下轉(zhuǎn)換器的技術(shù)規(guī)格,來(lái)驗(yàn)證轉(zhuǎn)換器的運(yùn)行是否符合數(shù)據(jù)表中的標(biāo)準(zhǔn)。尤其當(dāng)用戶發(fā)現(xiàn)不夠快的時(shí)候,更需要確定轉(zhuǎn)換器是否已經(jīng)接收到內(nèi)部正確的模擬信號(hào)。 用戶可以通過(guò)使用仿真工具來(lái)預(yù)測(cè)發(fā)生這些問(wèn)題的可能性,并解決這些問(wèn)題。ADC模擬輸入級(jí)仿真的確定依賴于電壓和電流的準(zhǔn)確度。正是在這個(gè)方面,模擬SPI
- 關(guān)鍵字: SPICE 模數(shù)轉(zhuǎn)換器
利用ADMS平臺(tái)加速混合信號(hào)集成電路設(shè)計(jì)
- 越來(lái)越多的設(shè)計(jì)正向混合信號(hào)發(fā)展,IBS公司預(yù)測(cè)顯示,到2006年所有集成電路設(shè)計(jì)中有73%將為混合信號(hào)設(shè)計(jì)。目前混合信號(hào)技術(shù)成為EDA業(yè)內(nèi)最為熱門的話題。深亞微米及納米技術(shù)的發(fā)展促使芯片設(shè)計(jì)與制造由單個(gè)IC、ASIC向SoC轉(zhuǎn)變,現(xiàn)在SoC也由數(shù)字SoC全面轉(zhuǎn)向混合SoC,成為真正意義上的系統(tǒng)級(jí)芯片?;旌闲盘?hào)設(shè)計(jì)可以減少成本,減小電路外形尺寸,并提供更好的功能。 芯片驗(yàn)證占芯片設(shè)計(jì)50%到70%的工作量,大量的人力、硬件以及時(shí)間資源都消耗在驗(yàn)證上。隨著芯片復(fù)雜度上升,驗(yàn)證工作無(wú)論從復(fù)雜性或工作量
- 關(guān)鍵字: SPICE ADMS
提高開(kāi)發(fā)效率和質(zhì)量?用SPICE仿真音效
- 我在網(wǎng)上查找音效電路原理圖時(shí)想到,如果能在出圖前先用通用模擬電路仿真器(SPICE)進(jìn)行模擬檢驗(yàn),可能會(huì)提高開(kāi)發(fā)效率和質(zhì)量。但由于任何電子模擬器都無(wú)法讀取并輸出音頻文件,所以我用Pythons波形模塊編寫程序,實(shí)現(xiàn)讀取波形文件并且輸出一段時(shí)間--電壓點(diǎn)的序列。Ngspice的文件源裝置能夠讀取這一大串點(diǎn)序列,并輸出和音頻信號(hào)相匹配的電壓波形,之后作為效果電路的輸入。 為了能聽(tīng)到輸出音頻,還需另外一個(gè)程序?qū)⑤敵龈欈D(zhuǎn)換成波形文件,這里我還是借助于這個(gè)Pythons波形模塊來(lái)實(shí)現(xiàn)?! 』冃?yīng)過(guò)載效果器
- 關(guān)鍵字: 音效電路 SPICE Pythons波形 Ngspice 畸變效應(yīng)
Mentor Graphics工具通過(guò)TSMC16nmFinFET+工藝制程認(rèn)證
- Mentor Graphics公司今日宣布,基于臺(tái)積電(TSMC)的SPICE仿真工具認(rèn)證程序,Analog FastSPICE (AFS™)平臺(tái)(包括AFS Mega及Eldo®)通過(guò)了16nm FinFET+V0.9工藝制程認(rèn)證。V1.0的認(rèn)證正在進(jìn)行中,將于2014年11月完成。 “Mentor的Analog FastSPICE平臺(tái)、AFS Mega和Eldo已成功達(dá)到16nm FinFET+技術(shù)的精度和兼容性要求。采用TSMC 16nm FinFET+技術(shù)
- 關(guān)鍵字: Mentor Graphics 臺(tái)積電 SPICE
Cadence推出Voltus-Fi定制型電源完整性方案
- 8月5日,Cadence公司在上海隆重舉辦年度CDNLive使用者大會(huì)。期間,Cadence宣布推出Voltus-Fi定制型電源完整性解決方案,芯片簽收與驗(yàn)證部門產(chǎn)品營(yíng)銷總監(jiān)Jerry Zhao向行業(yè)媒體具體講解了新產(chǎn)品的特點(diǎn)。 VoltusTM-Fi定制型電源完整性解決方案具備晶體管級(jí)的電遷移和電流電阻壓降分析技術(shù)(EMIR),獲得晶圓廠在電源簽收中SPICE級(jí)精度的認(rèn)證,從而創(chuàng)建了設(shè)計(jì)收斂的最快路徑。新的解決方案采用Cadence Spectre? APS(Accelerated P
- 關(guān)鍵字: Cadence Voltus-Fi SPICE 201409
Fairchild推出適用于整體功率分立器件技術(shù)平臺(tái)的高壓SPICE模型
- 過(guò)去,高壓(HV)分立器件和產(chǎn)品開(kāi)發(fā)需要經(jīng)過(guò)一系列漫長(zhǎng)的過(guò)程,在該過(guò)程多種技術(shù)通過(guò)利用TCAD*、制造與封裝物理部件、進(jìn)行測(cè)量及展開(kāi)迭代校準(zhǔn)周期得以開(kāi)發(fā)。 由于設(shè)計(jì)人員采用SPICE而非TCAD模擬應(yīng)用電路,因此通常在技術(shù)開(kāi)發(fā)后期(即基于硅的SPICE模型最終可用時(shí))才進(jìn)行應(yīng)用仿真并對(duì)其進(jìn)行校準(zhǔn)。當(dāng)技術(shù)發(fā)生任何變化或調(diào)整,都要求相應(yīng)的分立SPICE模型在可用于應(yīng)用仿真之前進(jìn)行新一輪的TCAD仿真、器件制造以及測(cè)量。 現(xiàn)在,新開(kāi)發(fā)的基于物理、可擴(kuò)展SPICE模型集成了工藝技術(shù),位于設(shè)計(jì)流程的
- 關(guān)鍵字: Fairchild SPICE TCAD
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473