色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> verilog-xl

          基于FPGA光電容積脈搏波參數(shù)檢測的IP核設(shè)計

          • 文章簡要介紹了從光電容積脈搏波中提取出的特征值有助于在醫(yī)學(xué)領(lǐng)域中分析人體的病理特征。為了檢測脈搏波的血流參數(shù),整個系統(tǒng)采用Altera公司cyclone系列的FPGA開發(fā)平臺,運用硬件語言Verilog HDL編程設(shè)計了波形參數(shù)的檢測模塊,通過設(shè)計IP核進行數(shù)據(jù)處理并實現(xiàn)了脈搏波的實時檢測。使用了QuartusⅡ、Icarus verilog和GTKwave軟件進行綜合仿真,并通過FPGA原型驗證。創(chuàng)新點在于采用FPGA通過硬件的方式提高了實時檢測的速度,降低了開發(fā)成本,增強了可攜帶性。
          • 關(guān)鍵字: 病理特征  Verilog  原型驗證  

          基于Verilog HDL的I2C總線功能的實現(xiàn)

          • 簡述了I2C總線的特點;介紹了開發(fā)FPGA時I2C總線模塊的設(shè)計思路;給出并解釋了用Verilog HDL實現(xiàn)部分I2C總線功能的程序,以及I2C總線主從模式下的仿真時序圖。
          • 關(guān)鍵字: Verilog  I2C  仿真時序  

          基于Verilog的SMBus總線控制器的設(shè)計與實現(xiàn)

          • SMBus是一種高效的同步串行總線。通過分析SMBus總線協(xié)議,提出了一種運行于基于PCI-Express技術(shù)的橋接芯片上的SMBus控制器的設(shè)計方案,并且用Verilog語言描述,最后在Altera公司的FPGA上得以實現(xiàn)。通過仿真測試,證明該方法是穩(wěn)定有效的。
          • 關(guān)鍵字: SMBus總線  Verilog  有限狀態(tài)機  

          基于FPGA的3D圖像處理器IP核的實現(xiàn)

          • LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。如家庭各種電器設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機?;贔PGA的LCD顯示的3D影像是為了LCD顯示屏的信息量更多,滿足人需求。
          • 關(guān)鍵字: IP核  3D圖像處理器  FPGA  LCD  Verilog  

          基于至簡設(shè)計法實現(xiàn)的PWM調(diào)制verilog

          •   一、 功能描述  脈沖寬度調(diào)制(pulse width modelation)簡稱PWM,利用微處理器的數(shù)字輸出來對模擬電路進行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測量、通信到功率控制與變換的許多領(lǐng)域中脈沖寬度調(diào)制是利用微處理器的數(shù)字輸出來對模擬電路進行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測量、通信到功率控制與變換的許多領(lǐng)域中?! ≡诒菊碌膽?yīng)用中可以認為PWM就是一種方波。如圖所示:       PWM波形圖  上圖是一個周期為10ms,高電平為
          • 關(guān)鍵字: PWM  verilog  

          基于FPGA的自適應(yīng)均衡器的研究與設(shè)計

          • 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機的性能。為了適應(yīng)寬帶數(shù)字接收機的高速率特點,本文闡述了自適應(yīng)均衡器的原理并對其進行改進。最
          • 關(guān)鍵字: 自適應(yīng)均衡器  寬帶數(shù)字接收機  FPGA  Verilog HDL  

          Verilog HDL設(shè)計進階:有限狀態(tài)機的設(shè)計原理及其代碼風(fēng)格

          • 由于Verilog HDL和 VHDL 行為描述用于綜合的歷史還只有短短的幾年,可綜合風(fēng)格的Verilog HDL 和VHDL的語法只是它們各自語言的一個子集。又由于HDL的可綜合性研究近年來非?;钴S,可綜合子集的國際標(biāo)準(zhǔn)目前尚未最后形
          • 關(guān)鍵字: Verilog  HDL  進階  代碼    

          Verilog HDL硬件描述語言:task和function說明語句的區(qū)別

          • task和function說明語句的區(qū)別task和function說明語句分別用來定義任務(wù)和函數(shù)。利用任務(wù)和函數(shù)可以把一個很大的程序模塊分解成許多較小的任務(wù)和函數(shù)便于理解和調(diào)試。輸入、輸出和總線信號的值可以傳入或傳出任務(wù)和函
          • 關(guān)鍵字: function  Verilog  task  HDL    

          對 Verilog 和 VHDL 說再見!

          • 上周我跟我同事說,“ 兩種語言阻礙了嵌入式系統(tǒng)開發(fā)人員和軟件工程師借助Zynq SOCs來提升系統(tǒng)性能。”那就是“Verilog” 和 “VHDL”正如期待那樣,這已經(jīng)得到了解決—因為SD
          • 關(guān)鍵字: Verilog    VHDL    SDSoC  

          基于FPGA的高速長線陣CCD驅(qū)動電路

          • 高速長線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應(yīng)用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集。而CCD驅(qū)動電路設(shè)計是CCD正常工作的關(guān)鍵問題之一,CCD驅(qū)動信號時序是一組相位要求嚴(yán)格的脈沖信號,只有時序信
          • 關(guān)鍵字: CCD  線陣  FPGA  verilog HDL  

          基于Verilog HDL的SVPWM算法的設(shè)計與仿真

          • 摘要:空間矢量脈寬調(diào)制算法是電壓型逆變器控制方面的研究熱點,廣泛應(yīng)用于三相電力系統(tǒng)中。基于硬件的FPGA/CPLD芯片能滿足該算法對處理速度、實時性、可靠性較高的要求,本文利用Verilog HDL實現(xiàn)空間矢量脈寬調(diào)制算
          • 關(guān)鍵字: 同步電動機  電壓型逆變器  Verilog HDL  

          一種高效網(wǎng)絡(luò)接口的設(shè)計

          • 為了得到比傳統(tǒng)片上網(wǎng)絡(luò)的網(wǎng)絡(luò)資源接口(NI)更高的數(shù)據(jù)傳輸效率和更加穩(wěn)定的數(shù)據(jù)傳輸效果,提出了一種新的高效網(wǎng)絡(luò)接口的設(shè)計方法,并采用Verilog HDL語言對相關(guān)模塊進行編程,實現(xiàn)了高效傳輸功能,同時又滿足核內(nèi)路由的設(shè)計要求。最終通過仿真軟件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了滿足設(shè)計要求的仿真結(jié)果。
          • 關(guān)鍵字: 片上網(wǎng)絡(luò)  網(wǎng)絡(luò)資源接口  核內(nèi)路由  Verilog HDL  

          基于Xilinx V5的DDR2數(shù)據(jù)解析功能實現(xiàn)

          • 基于Xilinx V5的DDR2數(shù)據(jù)解析功能實現(xiàn),摘要:介紹了一種基于Xilinx V5芯片的硬件板卡上,利用Verilog硬件編程語言,來實現(xiàn)DDR2對數(shù)據(jù)文件解析的目的:分析了CPCI總線與FPGA之間的通信特點;然后根據(jù)收到的數(shù)據(jù)文件要求,介紹了DDR2的使用方法;最后介紹了對
          • 關(guān)鍵字: Xilinx Verilog  DDR2  數(shù)據(jù)解析  信號波形  

          混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn)

          • 混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn),摘要:隨著電子對抗技術(shù)的快速發(fā)展,在有源式干擾機中需要用到數(shù)字高斯白噪聲。通過對混合同余法產(chǎn)生隨機序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
          • 關(guān)鍵字: 高斯白噪聲  混合同余法  FPGA  Verilog HDL  

          【E課堂】verilog之可綜合與不可綜合

          •   可綜合的意思是說所編寫的代碼可以對應(yīng)成具體的電路,不可綜合就是所寫代碼沒有對應(yīng)的電路結(jié)構(gòu),例如行為級語法就是一種不可綜合的代碼,通常用于寫仿真測試文件?! 〗⒖删C合模型時,需注意以下幾點:  不使用initial  不使用#10之類的延時語句  不使用循環(huán)次數(shù)不確定的循環(huán)語句,如forever,while等  不使用用戶自定義原語(UDP元件)  盡量使用同步方式設(shè)計電路  用always塊來描述組合邏輯時,應(yīng)列出所有輸入信號作為敏感信號列表,即always@(*)  所有的內(nèi)部寄存器都應(yīng)該能夠被復(fù)
          • 關(guān)鍵字: verilog  FPGA  
          共181條 5/13 |‹ « 3 4 5 6 7 8 9 10 11 12 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473