色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> vhdl-ams

          VHDL語言在EDA仿真中的應(yīng)用

          • 隨著電子技術(shù)的發(fā)展,數(shù)字系統(tǒng)的設(shè)計(jì)正朝高速度、大容量、小體積的方向發(fā)展,傳統(tǒng)的自 底而上的設(shè)計(jì)方法已難以適應(yīng)形勢(shì)。EDA(Electronic Design Automation)技術(shù) 的應(yīng)運(yùn)而生,使傳統(tǒng)的電子系統(tǒng)設(shè)計(jì)發(fā)生了根本的變革。
          • 關(guān)鍵字: VHDL  EDA  仿真  中的應(yīng)用    

          基于VHDL語言的幾種消抖電路的設(shè)計(jì)

          • 摘要:按鍵被廣泛用于基于FPGA的數(shù)字電路系統(tǒng)設(shè)計(jì)中,機(jī)械式按鍵開關(guān)在按鍵操作時(shí)經(jīng)常會(huì)出現(xiàn)抖動(dòng)現(xiàn)象,如果不進(jìn)行消除將會(huì)造成電路系統(tǒng)的誤操作。基于此介紹了基于VHDL語言的計(jì)數(shù)器型消抖電路、D觸發(fā)器型消抖電路、狀
          • 關(guān)鍵字: VHDL  消抖電路    

          基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

          • 摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語言VH DL 實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控
          • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

          基于FPGA與VHDL的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

          • 摘要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Altera公司的FPGA芯片EP3C225Q240C8N設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語言VHDL實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控制,并通
          • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

          自動(dòng)售貨機(jī)控制模塊VHDL程序設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • 近年來,隨著集成電路技術(shù)的迅猛發(fā)展,特別是可編程邏輯器件的高速發(fā)展,EDA(ElectronicDesignAutomatio...
          • 關(guān)鍵字: EDA  FPGA  VHDL  Quartus  

          Verilog HDL與VHDL及FPGA的比較分析

          • Verilog HDL與VHDL及FPGA的比較分析, Verilog HDL  優(yōu)點(diǎn):類似C語言,上手容易,靈活。大小寫敏感。在寫激勵(lì)和建模方面有優(yōu)勢(shì)。  缺點(diǎn):很多錯(cuò)誤在編譯的時(shí)候不能被發(fā)現(xiàn)?! HDL  優(yōu)點(diǎn):語法嚴(yán)謹(jǐn),層次結(jié)構(gòu)清晰?! ∪秉c(diǎn):熟悉時(shí)間長(zhǎng),不夠靈
          • 關(guān)鍵字: 比較  分析  FPGA  VHDL  HDL  Verilog  

          一種用VHDL設(shè)計(jì)實(shí)現(xiàn)的有線電視機(jī)頂盒信源發(fā)生

          • 本文介紹了一種數(shù)據(jù)格式轉(zhuǎn)換的設(shè)計(jì)方案。該方案采用VHDL對(duì)一塊CPLD芯片進(jìn)行編程,使其實(shí)現(xiàn)從16位并行數(shù)據(jù)到8位并行數(shù)據(jù)的轉(zhuǎn)換,并將EISA口的數(shù)據(jù)輸出速率提高一倍,達(dá)到信源要求。
          • 關(guān)鍵字: VHDL  設(shè)計(jì)實(shí)現(xiàn)  發(fā)生  有線電視機(jī)頂盒    

          數(shù)字電壓表的VHDL設(shè)計(jì)與實(shí)現(xiàn)

          • 數(shù)字電壓表的VHDL設(shè)計(jì)與實(shí)現(xiàn),介紹數(shù)字電壓表的組成及工作原理,論述了基于VHDL語言和FPGA芯片的數(shù)字系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)過程。
              關(guān)鍵詞:數(shù)字電壓表;VHDL語言;FPGAVHDL Realization of Digital VoltmeterZHAO Xiaobo, LIU Zhanwei, LI Su
          • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  VHDL  電壓表  數(shù)字  

          基于VHDL語言的智能撥號(hào)報(bào)警器的設(shè)計(jì)

          • 基于VHDL語言的智能撥號(hào)報(bào)警器的設(shè)計(jì),介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號(hào)報(bào)警系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)基于VHDL語言,采用FPGA作為控制核心,實(shí)現(xiàn)了遠(yuǎn)程防盜報(bào)警。該報(bào)警器具有體積小、可靠性高、靈活性強(qiáng)等特點(diǎn)。

              關(guān)鍵詞:VHDL語言 FPGA ASIC DTM
          • 關(guān)鍵字: 報(bào)警器  設(shè)計(jì)  撥號(hào)  智能  VHDL  語言  基于  

          基于VHDL的矩陣鍵盤及顯示電路設(shè)計(jì)

          • 為了有效防止機(jī)械式鍵盤按鍵抖動(dòng)帶來的數(shù)據(jù)錯(cuò)誤,這里在QuartusⅡ開發(fā)環(huán)境下,采用VHDL語言設(shè)計(jì)了一種能夠?qū)C(jī)械式4×4矩陣鍵盤的按鍵值依次顯示到8個(gè)7段數(shù)碼管上的矩陣鍵盤及顯示電路。仿真結(jié)果表明,所設(shè)計(jì)的矩陣鍵盤及顯示電路成功地實(shí)現(xiàn)了按鍵防抖和按鍵數(shù)據(jù)的準(zhǔn)確顯示。以ACEXlK系列EPlK30QC208芯片為硬件環(huán)境,驗(yàn)證了各項(xiàng)設(shè)計(jì)功能的正確性。
          • 關(guān)鍵字: 顯示  電路設(shè)計(jì)  鍵盤  矩陣  VHDL  基于  

          基于VHDL和FPGA的多種分頻的實(shí)現(xiàn)方法

          • 基于VHDL和FPGA的多種分頻的實(shí)現(xiàn)方法,分頻器是數(shù)字系統(tǒng)設(shè)計(jì)中的基本電路,根據(jù)不同設(shè)計(jì)的需要,我們會(huì)遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有時(shí)要求等占空比,有時(shí)要求非等占空比。在同一個(gè)設(shè)計(jì)中有時(shí)要求多種形式的分頻。通常由計(jì)數(shù)器或計(jì)數(shù)器的級(jí)聯(lián)
          • 關(guān)鍵字: 實(shí)現(xiàn)  方法  多種  FPGA  VHDL  基于  

          基于VHDL的16路可調(diào)速彩燈控制器設(shè)計(jì)

          • 彩燈作為一種常見的裝飾,在生活中應(yīng)用廣泛。為了使彩燈變得更加絢麗多彩,這里在QuartusⅡ開發(fā)環(huán)境下,用VIIDL語言設(shè)計(jì)了一種可用于控制16路彩燈,具有4種彩燈變換模式,且變換速度可調(diào)的彩燈控制器。仿真結(jié)果表明,所設(shè)計(jì)的彩燈控制器成功地實(shí)現(xiàn)了4種變換模式的循環(huán)和各種變換速度的調(diào)節(jié)。最后,以ACEXlK系列EPlK30QC208芯片為硬件環(huán)境,驗(yàn)證了各項(xiàng)設(shè)計(jì)功能的正確性。
          • 關(guān)鍵字: 控制器  設(shè)計(jì)  彩燈  調(diào)速  VHDL  路可  基于  

          新型SDH系統(tǒng)設(shè)計(jì)及FPGA仿真

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: VHDL  發(fā)接復(fù)用器  DH系統(tǒng)  FPGA仿真  
          共328條 16/22 |‹ « 13 14 15 16 17 18 19 20 21 22 »

          vhdl-ams介紹

            即IEEE 1076.1標(biāo)準(zhǔn)。   VHDL-AMS是VHDL的一個(gè)分支,它支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/vhdl-ams/   Verilog-AMS與之類似。支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/verilog-ams/   The VHDL-AMS language [ 查看詳細(xì) ]

          熱門主題

          VHDL-AMS    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473