色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > PC104總線與DSP數(shù)據(jù)通信接口設計

          PC104總線與DSP數(shù)據(jù)通信接口設計

          作者: 時間:2011-08-08 來源:網(wǎng)絡 收藏

          1引言

          本文引用地址:http://cafeforensic.com/article/150406.htm

            從1982年世界上誕生了首枚芯片后,經(jīng)過20多年的發(fā)展,現(xiàn)在的屬于第五代器件。其系統(tǒng)集成度更高,已將DSP芯核及外圍器件綜合集成到單一芯片上,DSP逐漸成為數(shù)字信號處理器的代名詞。同時,數(shù)字信號處理技術(shù)在理論和算法上也取得了突破性進展,他本身也形成了比較完善的理論體系,包括數(shù)據(jù)采集、離散信號與離散系統(tǒng)分析、信號估計、信號建模、信號處理算法等內(nèi)容。DSP技術(shù)已在航空航天、遙測遙感、生物醫(yī)學、自動控制、振動工程、通訊雷達、水文科學等許多領域有著十分廣泛的應用。通過數(shù)據(jù)采集系統(tǒng)將原始數(shù)據(jù)傳送到DSP,DSP完成算法的處理是工程上的一種應用模式,數(shù)據(jù)的傳送可以通過各種計算機來實現(xiàn)。

            是一種專門為嵌入式控制而定義的工業(yè)控制,與普通PC控制系統(tǒng)的主要區(qū)別是:

            (1)小尺寸結(jié)構(gòu)。

            (2)堆棧式連接。

            (3)輕松總線驅(qū)動。

            有2個版本,8位和16位,分別與PC和PC/AT相對應。PC104 PLUS則與PCI總線相對應。本文主要涉及的是PC104與DSP的16位,采用了CYPRESS公司的雙端口靜態(tài)讀寫存儲器CY7C028V15AC作為共享存儲器,雙端口RAM右側(cè)接ADI公司的DSP芯片T S101,左側(cè)接PC104總線,控制邏輯用ALTERA公司ACEX系列CPLD中的EP1K100TC208來實現(xiàn)。

            2雙端口RAM訪問模式

            CY7C028V15AC是16 b×64 k的雙端口RAM,支持高速的訪問,訪問速度為20 ns,支持左右2個端口完全異步訪問。2個端口的選通信號有效,則雙端口RAM兩側(cè)可以同時對雙端口RAM進行讀寫操作。需要解決的是當同時訪問到一個存貯塊時的沖突問題。有2種方法可以解決訪問沖突:一種是信號令牌傳遞方式,雙端口RAM內(nèi)部提供了8個Semaphore鎖存單元,可以在邏輯上把雙端口RAM劃分為8個區(qū)段;當某個端口要訪問某個區(qū)塊時,首先向相應的鎖存單元請求令牌,以確定訪問是否會產(chǎn)生沖突,即向某一個鎖存單元寫“0”,然后讀回所寫數(shù)據(jù),如果成功,則對應于該鎖存單元的塊是空閑的,可以訪問,否則就不能訪問。當一側(cè)正在訪問雙端口RAM的某一塊,則相應的鎖存單元對另一側(cè)是不能訪問的。申請令牌通過讀寫I/O的方式實現(xiàn),實際用到的是雙端口RAM左右兩側(cè)數(shù)據(jù)總線的D0位,地址總線的A2~A0位(其譯碼對應于8個鎖存單元),以及左右兩側(cè)對鎖存單元訪問的使能控制端SEML和SEMR。另一種方式是中斷方式。在中斷方式下,RAM最高的兩個地址作為通訊郵箱,F(xiàn)FFEH分配給右端口,F(xiàn)FFFH分配給左端口。兩個郵箱的使用方法一致。以右端口為例,當DSP向FFFEH地址寫任意一個值時,左端口的中斷請求信號INTL有效,當響應完中斷請求后,PC104總線讀一次FFFEH地址就可以INTL清除中斷。

            本文中采用中斷方式PC104與DSP的握手信號??紤]到用CPLD來數(shù)字邏輯的靈活性和可重復編程,用CPLD來控制中斷請求與響應信號,所以RAM最高端的兩個地址仍作為普通的R AM單元使用。雙端口RAM左右端口的連接如圖1所示。

            

            ? 當DSP向PC104請求數(shù)據(jù),TS101的標志位FLAG0通過CPLD的緩沖連接到PC104的其中一條中斷信號引腳,當PC104收到中斷請求向RAM寫完數(shù)據(jù),通過寫I/O口的方式,由CPLD產(chǎn)生回復信號到TS101的IRQ0,TS101在適當?shù)臅r間讀取數(shù)據(jù)并進行算法處理。當TS101向PC104發(fā)送數(shù)據(jù),則先向RAM中寫數(shù)據(jù),寫完后由標志位FLAG1產(chǎn)生讀數(shù)據(jù)請求信號,通過CPLD緩沖連接到PC10 4的另一條中斷信號引腳,PC104響應中斷讀完數(shù)據(jù),通過寫I/O口的方式由CPLD產(chǎn)生回復信號到TS101的IRQ1。當PC104訪問雙端口RAM時。數(shù)據(jù)總線的16位通過CPLD緩沖連接到RAM左端口的I/O15L~I/O0L,因為16位的數(shù)據(jù)訪問占用的是偶地址,所以地址總線的A16~A1在CPLD緩沖后連接到RAM的左端口的A15L~A0L地址線。PC104其余的地址線通過在CPLD里的譯碼產(chǎn)生RAM左端口的選通信號。當TS101訪問RAM,TS101的前16根地址線連接到RAM的A15R~A0R,前16根數(shù)據(jù)線連接到RAM右端口的I/O15R~I/O0R,用產(chǎn)生選通信號,通過TS 101的編程實現(xiàn),訪問RAM的有效地址由用戶定義。?

            3PC104與CPLD的連接關(guān)系

            通過CPLD,PC104要實現(xiàn)對雙端口RAM的訪問,首先要考慮的是分配給RAM的存儲地址,因為64 k×16 b的RAM需要64 k的偶地址空間,或者說128 k的連續(xù)地址空間,工控機1 M以內(nèi)可由用戶使用的自由地址空間往往達不到128 k。所以應將RAM安排在1 M地址空間以外訪問。此時除了用到用于1 M尋址的地址線SA19~SA0,還要采用1 M外尋址的地址線LA23~LA17。需要注意的是,PC104的總線上的SA19~SA17與LA19~LA17是重復的。區(qū)別在于SA10~SA0是通過總線地址鎖存使能信號BALE鎖存輸出,而LA19~LA17未經(jīng)鎖存,為保證在對RAM訪問期內(nèi)地址信號一直有效,至少應在CPLD內(nèi)將LA23~LA20進行BALE鎖存。本文中將RAM的地址安排在1 M地址空間外從100000 H開始的64 K偶地址。所有需要用到的PC104信號線都連接到CPLD,CPLD將SA16~SA1緩沖連接到RAM,其余地址線譯碼產(chǎn)生RAM左端口選通信號。PC104與CPLD連接的訪問邏輯如圖2所示。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉