色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 手機(jī)與無(wú)線(xiàn)通信 > 設(shè)計(jì)應(yīng)用 > 基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)

          基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)

          作者: 時(shí)間:2010-02-24 來(lái)源:網(wǎng)絡(luò) 收藏
          1. 引言

            隨著通訊系統(tǒng)的數(shù)據(jù)處理量日益增大,過(guò)去總線(xiàn)形式的體系結(jié)構(gòu)逐漸成為約束處理能力進(jìn)一步提升的瓶頸。本文首先簡(jiǎn)單介紹了嵌入式設(shè)計(jì)中總線(xiàn)結(jié)構(gòu)的演化過(guò)程,從而引出新一代點(diǎn)對(duì)點(diǎn)串行交換結(jié)構(gòu)。

          本文引用地址:http://cafeforensic.com/article/157633.htm

            在密集型實(shí)時(shí)信號(hào)處理應(yīng)用中, 由于其本身結(jié)構(gòu)特點(diǎn)具有不可替代的位置。但是遺憾的是目前很多不具有 接口,而且也沒(méi)有ASIC 能夠?yàn)檫@些提供接口。為了在RapidIO 網(wǎng)絡(luò)中充分利用DSP 數(shù)據(jù)處理的優(yōu)勢(shì),我們采用 做一個(gè)轉(zhuǎn)接橋邏輯,將DSP 的總線(xiàn)連接到一個(gè)RapidIO 的IP 核,從而DSP 和RapidIO 網(wǎng)絡(luò)的互聯(lián)。

            2. 總線(xiàn)結(jié)構(gòu)概述

            2.1 總線(xiàn)結(jié)構(gòu)的演化

            高速通信和超快速計(jì)算的需求日益增大,使得多處理器以及各種外部設(shè)備協(xié)同工作才能滿(mǎn)足實(shí)時(shí)快速的要求。傳統(tǒng)的系統(tǒng)中,這些處理器、處理器簇、外設(shè)之間的數(shù)據(jù)交互是并行的共享總線(xiàn)方式進(jìn)行。從單分段總線(xiàn)到級(jí)聯(lián)的多分段總線(xiàn),這些共享總線(xiàn)的體系結(jié)構(gòu)中,所有的設(shè)備通訊競(jìng)爭(zhēng)帶寬,這樣交互數(shù)據(jù)成為了整體系統(tǒng)性能的瓶頸。不僅如此,并行總線(xiàn)所需要的大量IO 引腳也給系統(tǒng)的電器性能和機(jī)械性能帶來(lái)相當(dāng)?shù)目简?yàn)。因此,提高系統(tǒng)性能就迫切需要一種新的體系結(jié)構(gòu)。

            目前新型的體系結(jié)構(gòu)是點(diǎn)對(duì)點(diǎn)串行交換結(jié)構(gòu)的體系。相比傳統(tǒng)的并行共享總線(xiàn)結(jié)構(gòu),串行交換結(jié)構(gòu)中的兩個(gè)端點(diǎn)交互數(shù)據(jù)不影響其他端點(diǎn)之間的數(shù)據(jù)交互,從而大大提高了系統(tǒng)帶寬,除此之外,串行交換結(jié)構(gòu)所需要的引腳也大大減少了,而且串行結(jié)構(gòu)采用的差分線(xiàn)連接也提高了信號(hào)傳輸?shù)木嚯x和可靠性。當(dāng)前流行的串行交換結(jié)構(gòu)主要有PCI-Express,InfiniBand,RapidIO 等。這些總線(xiàn)結(jié)構(gòu)的應(yīng)用范圍既有交叉有各有側(cè)重。

            2.2 RapidIO 交換結(jié)構(gòu)

            RapidIO 互連架構(gòu),它的設(shè)計(jì)與最流行的集成通信處理器、主機(jī)處理器以及網(wǎng)絡(luò)數(shù)字信號(hào)處理器相兼容,是高性能包交換互連技術(shù)。它滿(mǎn)足了高性能嵌入式系統(tǒng)行業(yè)對(duì)內(nèi)部系統(tǒng)互連的需求,包括可靠性、高帶寬和更快的總線(xiàn)速率。相比PCI、PCI-X、PCIE 和Infiniband來(lái)說(shuō),RapidIO 主要特性是具有極低的延遲性和高帶寬,并很容易和PCI、PCI-X、PCIE、FPDP、以太網(wǎng)等的橋接,適合用于芯片與芯片、板與板、系統(tǒng)與系統(tǒng)之間的高速數(shù)據(jù)傳輸。

            3. 系統(tǒng)設(shè)計(jì)

            3.1 工程背景

            多片 DSP 形成處理器簇,共同完成快速實(shí)時(shí)的運(yùn)算已經(jīng)成為現(xiàn)代信號(hào)處理機(jī)一種流行的方式。但是目前大多數(shù)DSP 都不具備RapidIO 接口,所以我們采用,將DSP 的總線(xiàn)與一個(gè)RapidIO IP 核總線(xiàn)相連接,DSP 與RapidIO 網(wǎng)絡(luò)的通信。

            3.2 芯片選型

            我們選用 Analog 的TigerShark101(以下簡(jiǎn)稱(chēng)TS101) DSP, ADSP-TS101S 是TigerSHARC 處理器系列中的首款器件。 選用Altera 的Stratix II GX 60 芯片。

            Altera 的RapidIO 的IP 核兼容于2005 年2 月發(fā)布的RapidIO 互連標(biāo)準(zhǔn)1.3,實(shí)現(xiàn)了3種標(biāo)準(zhǔn)速度1.25G、2.5G、3.125G 下1x/4x 的物理層協(xié)議。同時(shí),Altera 公司的SOPC 工具提供了大量的成熟的IP 核和可裁剪的Avalon 總線(xiàn),方便的幫助用戶(hù)實(shí)現(xiàn)模塊化設(shè)計(jì)。

            3.3 系統(tǒng)結(jié)構(gòu)

            將 TS101 的總線(xiàn)橋接到FPGA 的Avalon 總線(xiàn)上。其中,DSP 芯片是用來(lái)做大量的數(shù)據(jù)處理,F(xiàn)PGA 是DSP 和RapidIO 之間通訊的橋梁。FPGA 內(nèi)的RapidIO 接口有成熟的IP 核,將DSP 和RapidIO 的IP 核連接的關(guān)鍵在于實(shí)現(xiàn)DSP 外部總線(xiàn)到IP 核Avalon 總線(xiàn)的轉(zhuǎn)換。

            TS101 內(nèi)部有一個(gè)寄存器SYSCON,用來(lái)控制外部端口、主機(jī)接口、多處理器接口的數(shù)據(jù)位寬、插入的等待周期、流水線(xiàn)深度等設(shè)置。由于這個(gè)寄存器在上電后只能修改一次,這里我們將外部端口配置位32 位的慢速協(xié)議,完成RapidIO 的維護(hù),門(mén)鈴等事務(wù);將主機(jī)接口配置位64 位的流水線(xiàn)協(xié)議,完成高速的IO 事務(wù)。通過(guò)轉(zhuǎn)接橋邏輯的轉(zhuǎn)換。

           ?。矗?轉(zhuǎn)接橋設(shè)計(jì)

            4.1 轉(zhuǎn)接橋總體結(jié)構(gòu)

            轉(zhuǎn)接橋邏輯為 TS101 總線(xiàn)接口與Avalon 總線(xiàn)接口轉(zhuǎn)換器,由四個(gè)模塊及輔助電路構(gòu)成。


            4.2 總線(xiàn)模式控制電路

            總線(xiàn)模式控制電路完成根據(jù)系統(tǒng)請(qǐng)求情況切換 TS101 總線(xiàn)端地址、數(shù)據(jù)以及相應(yīng)的控制信號(hào)的輸入輸出方向、功能及狀態(tài)。其中需要控制的部分包括:數(shù)據(jù)總線(xiàn)的輸入輸出方向連接及模式控制,地址總線(xiàn)的輸入輸出方向連接及模式控制,TS101 的讀控制信號(hào)的輸入輸出方向連接及模式控制,TS101 的寫(xiě)控制信號(hào)的輸入輸出方向連接及模式控制,TS101 的ACK 信號(hào)的輸入輸出方向連接及模式控制。另外,該模塊中還完成一些控制信號(hào)的連接。

            4.3 Host Master 模塊

            Host_Master 模塊完成在系統(tǒng)工作于TS101 側(cè)控制模式時(shí)對(duì)Avalon 總線(xiàn)進(jìn)行讀寫(xiě)的總線(xiàn)時(shí)鐘切換和相關(guān)部分工作時(shí)的控制。它大致可分為四部分完成:


          上一頁(yè) 1 2 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉