色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> arm+fpga

          基于ARM LPC2132的智能電動(dòng)機(jī)保護(hù)器設(shè)計(jì)

          • 基于ARM LPC2132的智能電動(dòng)機(jī)保護(hù)器設(shè)計(jì),本文介紹的低壓智能電動(dòng)保護(hù)器,采用ARM嵌入式微處理器LPC2132為系統(tǒng)主控芯片,充分利用LPC2132的各種內(nèi)置功能,簡(jiǎn)化了系統(tǒng)設(shè)計(jì),具有很高的性?xún)r(jià)比。
          • 關(guān)鍵字: 保護(hù)器  設(shè)計(jì)  電動(dòng)機(jī)  智能  ARM  LPC2132  基于  

          基于CPLD/FPGA的出租車(chē)計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

          • 1 引言   隨著EDA技術(shù)的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設(shè)計(jì)技術(shù)和工具發(fā)生了巨大的變化,通過(guò)EDA技術(shù)對(duì)CPLD/FP-GA編程開(kāi)發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時(shí)在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車(chē)計(jì)費(fèi)器系統(tǒng)。   2 系統(tǒng)總體結(jié)構(gòu)   基于CPLD的出租車(chē)計(jì)費(fèi)器的組成如圖1所示。各部分主要功能包括:信號(hào)輸入模塊對(duì)車(chē)輪傳感器傳送的脈沖信號(hào)進(jìn)行計(jì)數(shù)(
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  CPLD  FPGA  計(jì)費(fèi)器  嵌入式  

          基于MCU和FPGA靈活設(shè)計(jì)車(chē)載信息娛樂(lè)系統(tǒng)

          基于FPGA的發(fā)電機(jī)組頻率測(cè)量計(jì)的實(shí)現(xiàn)

          • 利用Verilog HDL 硬件描述語(yǔ)言自頂向下的設(shè)計(jì)方法和QuartusⅡ 軟件,在復(fù)雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實(shí)現(xiàn)了發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)
          • 關(guān)鍵字: FPGA  發(fā)電機(jī)組  測(cè)量計(jì)  頻率    

          基于FPGA的IDE硬盤(pán)接口卡的實(shí)現(xiàn)

          • 引言   本文采用FPGA實(shí)現(xiàn)了IDE硬盤(pán)接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計(jì)算機(jī)主板上的IDE接口相連。系統(tǒng)采用FPGA實(shí)現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現(xiàn)接口協(xié)議的方法。   1 IDE接口協(xié)議簡(jiǎn)介   1.1 IDE接口引腳定義   IDE(Integrated Drive Electronics)即“電子集成驅(qū)動(dòng)器”,又稱(chēng)為A
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  IDE硬盤(pán)  ATA-6  嵌入式  

          Actel FPGA 協(xié)助LYYN AB的技術(shù)平臺(tái)提高清晰度

          • Actel 公司宣布專(zhuān)業(yè)從事視頻增強(qiáng)技術(shù)的瑞典LYYN AB公司已經(jīng)利用Actel的ProASIC3系列現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 器件開(kāi)發(fā)出軟件和硬件視頻處理平臺(tái),此舉進(jìn)一步顯示了低功耗單芯片F(xiàn)PGA技術(shù)所具備的先進(jìn)創(chuàng)新性。這個(gè)解決方案提高了視頻錄像的清晰度,可在雪、霧、水底淤泥和黑暗環(huán)境中提供更好的可見(jiàn)度。LYYN的產(chǎn)品主要用于遙控操作車(chē)輛 (ROV) 和飛機(jī) (UAV) 以及便攜式設(shè)備如水底攝像機(jī)和先進(jìn)的監(jiān)視系統(tǒng)等。
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Actel  FPGA  LYYN  嵌入式  

          基于ARM的MPEG4視頻解碼器

          • 摘  要  詳細(xì)闡述了針對(duì)ARM平臺(tái)的MPEG4視頻解碼算法的優(yōu)化方法。實(shí)驗(yàn)數(shù)據(jù)表明,優(yōu)化后的解碼器性能得到了全面提升。還結(jié)合ARM7TDMI的Easy ARM2200開(kāi)發(fā)平臺(tái),給出了嵌入式MPEG-4視頻解碼的實(shí)時(shí)實(shí)現(xiàn)。關(guān)鍵詞  ARM,MPEG4,嵌入系統(tǒng),視頻解碼器 1  引  言     本文旨在研究基于ARM微處理器的MPEG-4視頻解碼技術(shù),主要應(yīng)用在手持移動(dòng)設(shè)備中。利用嵌入式系統(tǒng)實(shí)現(xiàn)MPEG-4視頻解碼,處
          • 關(guān)鍵字: 消費(fèi)電子  嵌入式系統(tǒng)  單片機(jī)  ARM  MPEG4  視頻解碼器  消費(fèi)電子  

          基于ARM的GPS地面目標(biāo)跟蹤及報(bào)警系統(tǒng)的設(shè)計(jì)

          • 基于ARM微控制器的嵌入式系統(tǒng)能夠完成所需的各種協(xié)議,能夠滿(mǎn)足系統(tǒng)的軟硬件需求。地面目標(biāo)跟蹤及報(bào)警系統(tǒng)整合了GPS、GSM技術(shù),利用GSM的SMS功能實(shí)現(xiàn)手持終端和監(jiān)控中心之間的數(shù)據(jù)傳送,以實(shí)施對(duì)目標(biāo)的實(shí)時(shí)定位跟蹤。
          • 關(guān)鍵字: 跟蹤  報(bào)警系統(tǒng)  設(shè)計(jì)  目標(biāo)  地面  ARM  GPS  基于  

          艾科瑞德推出最新的基于DSP+FPGA軟件無(wú)線(xiàn)電應(yīng)用解決方案

          •   北京艾科瑞德科技有限公司日前宣布推出面向軟件無(wú)線(xiàn)電(Software Defined Radio,SDR)應(yīng)用的解決方案—FFT-SDR-V4。由于采用了美國(guó)德州儀器公司(Texas Instruments,簡(jiǎn)稱(chēng)“TI”)最高運(yùn)算能力的DSP(TMS320C6416, 1G)和Xinlinx高容量的FPGA (2000萬(wàn)門(mén)),解決了軟件無(wú)線(xiàn)電發(fā)展中的瓶頸技術(shù)—信號(hào)處理的運(yùn)算能力問(wèn)題?! ∷^軟件無(wú)線(xiàn)電,就是采用數(shù)字信號(hào)處理技術(shù),在可編程控制的通用硬件平臺(tái)上,利用軟件來(lái)定義實(shí)現(xiàn)無(wú)線(xiàn)電臺(tái)的各部分功能:包括
          • 關(guān)鍵字: 艾科瑞德  DSP  FPGA  無(wú)線(xiàn)電  嵌入式  消費(fèi)電子  

          多核與多執(zhí)行緒的嵌入式系統(tǒng)解決方案

          • 在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執(zhí)行緒技術(shù),的確能帶來(lái)諸多效益,尤其是改進(jìn)系統(tǒng)效能方面最為明顯。   盡管RISC嵌入式技術(shù)所面臨的挑戰(zhàn)越來(lái)越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來(lái)適用性,并且有效提升新系統(tǒng)的效能表現(xiàn),使其不失為良好的解決方案。   應(yīng)用決定多核或多緒   多核心與多執(zhí)行緒在效能表現(xiàn)上有其幫助,但是效能與這些技術(shù)的內(nèi)建其實(shí)并沒(méi)有絕對(duì)關(guān)系,會(huì)造成這樣的原因主要是應(yīng)用環(huán)境的需求。以手機(jī)為例,整合于手機(jī)內(nèi)的SoC芯片雖然是屬于多核心架構(gòu)的一環(huán),但
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  多核  ARM  處理器  嵌入式  

          基于DSP Builder的DDS設(shè)計(jì)及其FPGA實(shí)現(xiàn)

          • 直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過(guò)控制頻率、相位增量的步長(zhǎng),產(chǎn)生各種不同頻率的信號(hào)。他具有一系列的優(yōu)點(diǎn);較高的頻率分辨率;可以實(shí)現(xiàn)快速的頻率切換;在頻率改變時(shí)能夠保持相位的連續(xù);很容易實(shí)現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專(zhuān)用芯片或可編程邏輯芯片實(shí)現(xiàn)DDS[1],專(zhuān)用的DDS芯片產(chǎn)生的信號(hào)波形、功能和控制方式固定,常不能滿(mǎn)足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點(diǎn),并且開(kāi)發(fā)周期短,易于升級(jí),因?yàn)榉浅_m合用于實(shí)現(xiàn)DDS。   1 DDS的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  Builder  DDS  FPGA  嵌入式  

          基于FPGA的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)

          • 引言   低密度奇偶校驗(yàn)(Low Density Parity Check Code,LDPC)碼是一類(lèi)具有稀疏校驗(yàn)矩陣的線(xiàn)性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復(fù)雜度較低, 結(jié)構(gòu)靈活,是近年信道編碼領(lǐng)域的研究熱點(diǎn),目前已廣泛應(yīng)用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領(lǐng)域。LDPC碼已成為第四代通信系統(tǒng)(4G)強(qiáng)有力的競(jìng)爭(zhēng)者,而基于LDPC碼的編碼方案已經(jīng)被下一代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)DVB-S2采納。   編碼器實(shí)現(xiàn)指標(biāo)分析   作為前向糾錯(cuò)系統(tǒng)的重要部分,設(shè)計(jì)高速率低復(fù)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  LDPC  FPGA  奇偶校驗(yàn)  嵌入式  

          基于雙Nios II的紅外圖像實(shí)時(shí)Otsu局部遞歸分割算法設(shè)計(jì)

          • 摘  要:針對(duì)傳統(tǒng)Otsu局部遞歸分割方法很難實(shí)時(shí)實(shí)現(xiàn)的局限性,提出了一種適合現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)中Nios II軟核處理器實(shí)現(xiàn)的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標(biāo)區(qū)域作為新的圖像再進(jìn)行一次Otsu分割,得到的結(jié)果作為最終分割閾值.利用并行Nios II和VHDL實(shí)現(xiàn)的硬件加速邏輯協(xié)同設(shè)計(jì)保證算法的實(shí)時(shí)實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,在不同的背景下,利用本文設(shè)計(jì)能夠?qū)崟r(shí)穩(wěn)定地對(duì)目標(biāo)分割提取,具有較好的魯棒性。 關(guān)鍵字:FPGA&nb
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Nios  II  0tsu分割  局部遞歸  嵌入式  

          基于CNN的紅外圖像預(yù)處理系統(tǒng)的研究與設(shè)計(jì)

          • 摘要:本文設(shè)計(jì)了一個(gè)以FPGA為核心處理器實(shí)現(xiàn)紅外視頻圖像數(shù)字預(yù)處理的系統(tǒng),利用Altera公司提供的DE2開(kāi)發(fā)板,把系統(tǒng)大部分的功能模塊集成在一片F(xiàn)PGA 上,大大優(yōu)化了整個(gè)系統(tǒng)的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統(tǒng)的設(shè)計(jì)靈活性。細(xì)胞神經(jīng)網(wǎng)絡(luò)IP核的開(kāi)發(fā),充分利用了細(xì)胞神經(jīng)網(wǎng)絡(luò)在圖像處理方面的優(yōu)勢(shì),提高了整個(gè)系統(tǒng)的處理效率。實(shí)現(xiàn)了細(xì)胞神經(jīng)網(wǎng)絡(luò)的一種高效數(shù)字實(shí)現(xiàn)方案,并且采用分布式算法可以提供更高的運(yùn)行速度。 關(guān)鍵詞 邊緣檢測(cè);細(xì)胞神經(jīng)網(wǎng)絡(luò);FP
          • 關(guān)鍵字: 消費(fèi)電子  邊緣檢測(cè)  細(xì)胞神經(jīng)網(wǎng)絡(luò)  FPGA  嵌入式  消費(fèi)電子  

          基于FPGA的星地信道模擬系統(tǒng)的研究與設(shè)計(jì)

          • 1 引 言   衛(wèi)星移動(dòng)通信系統(tǒng)所能提供的業(yè)務(wù)的可行性與質(zhì)量在很大程度上受到衛(wèi)星與移動(dòng)終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進(jìn)行實(shí)驗(yàn)。由于條件所限,不可能進(jìn)行實(shí)時(shí)現(xiàn)場(chǎng)實(shí)驗(yàn),這在技術(shù)和經(jīng)費(fèi)上都存在問(wèn)題,所以采用一個(gè)能反映實(shí)際星地鏈路特性的信道模擬系統(tǒng)可以降低一些難度太大和成本超高的測(cè)試試驗(yàn)的難度和成本,是一個(gè)很好的解決方法。   1.1 國(guó)內(nèi)外的研究狀況   目前有很多科研機(jī)構(gòu)和高校進(jìn)行這方面的研究,例如:澳大利亞南澳大學(xué)研制出移動(dòng)衛(wèi)星信道模擬器MSCS-1,該模擬器具有記錄和重
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  模擬系統(tǒng)  衛(wèi)星  嵌入式  
          共10131條 640/676 |‹ « 638 639 640 641 642 643 644 645 646 647 » ›|

          arm+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條arm+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473