色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> mcu-fpga

          SPI是什么

          •   導(dǎo)讀:本文主要介紹的是SPI是什么,不懂得親快來學(xué)習(xí)一下吧,很漲姿勢的哦~~~ 1.SPI是什么--簡介   SPI是Serial Peripheral Interface的縮寫,中文名稱為串行外設(shè)接口。SPI總線系統(tǒng)是一種同步串行外設(shè)接口,它可以使MCU與各種外圍設(shè)備以串行方式進(jìn)行通信以交換信息。SPI總線系統(tǒng)是一種高速的,全雙工,同步的通信總線,并且在芯片的管腳上只占用四根線,節(jié)約了芯片的管腳,同時為PCB的布局上節(jié)省空間,提供方便, 2.SPI是什么--特點(diǎn)   SPI一共有11位有
          • 關(guān)鍵字: MCU  SPI  SPI是什么  

          16個信號源設(shè)計匯總,包括無線電、DDS等

          •   信號發(fā)生器是一種能提供各種頻率、波形和輸出電平電信號的設(shè)備。在測量各種電信系統(tǒng)或電信設(shè)備的振幅特性、頻率特性、傳輸特性及其它電參數(shù)時,以及測量元器件的特性與參數(shù)時,用作測試的信號源或激勵源。   無線電導(dǎo)航數(shù)字信號源的系統(tǒng)設(shè)計,完整參考方案   本無線電導(dǎo)航數(shù)字信號源總體設(shè)計思想采用直接數(shù)字頻率合成器(DDS)技術(shù),設(shè)計精確的時鐘參考源精度、頻率和相位累加器字長和正弦波函數(shù)表,實(shí)現(xiàn)研制技術(shù)要求的輸出頻率變化范圍、頻率變化步長和頻率精度的調(diào)制正弦信號形式。   基于DDFS的程控音頻儀器測試信號源
          • 關(guān)鍵字: 無線電  FPGA  

          基于FPGA的高精度信號源的設(shè)計

          •   引言   近年來電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)π盘栐吹囊蟛粩嗵岣撸坏笃漕l率穩(wěn)定度和準(zhǔn)確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號等。DDFS技術(shù)是自上世紀(jì)70年代出現(xiàn)的一種新型的直接頻率合成技術(shù)。DDFS技術(shù)是在信號的采樣定理的基礎(chǔ)上提出來的,從“相位”的概念出發(fā),進(jìn)行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準(zhǔn)確度,且頻率改變方便,轉(zhuǎn)換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術(shù)是目前高精密度信號源的核心技術(shù)。   1 DDFS技
          • 關(guān)鍵字: FPGA  DDFS  

          基于DDS跳頻信號源的設(shè)計與實(shí)現(xiàn)

          •   0 引言   跳頻通信具有較強(qiáng)的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應(yīng)用于軍事、交通、商業(yè)等各個領(lǐng)域。頻率合成器是跳頻系統(tǒng)的心臟,直接影響到跳頻信號的穩(wěn)定性和產(chǎn)生頻率的準(zhǔn)確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參考頻率中產(chǎn)生多個所需的頻率。該方法頻率轉(zhuǎn)換時間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過鎖相環(huán)完成頻率的加、減、乘、除運(yùn)算
          • 關(guān)鍵字: DDS  FPGA  

          小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動態(tài)掃描(下)

          •        測試平臺設(shè)計   本實(shí)驗(yàn)主要對數(shù)碼管驅(qū)動引腳的狀態(tài)與預(yù)期進(jìn)行比較和分析,通過仿真,驗(yàn)證設(shè)計的正確性和合理性。數(shù)碼管驅(qū)動模塊的testbench如下所示:   `timescale 1ns/1ns   module DIG_LED_DRIVE_tb;   reg [23:0]data;   reg clk;   reg rst_n;   wire [7:0]seg;   wire [2:0]sel;   DIG_LED_DRIVE DIG_LED_DRIVE
          • 關(guān)鍵字: FPGA  動態(tài)掃描  

          千兆采樣ADC確保直接RF變頻

          •   隨著模數(shù)轉(zhuǎn)換器(ADC)的設(shè)計與架構(gòu)繼續(xù)采用尺寸更小的過程節(jié)點(diǎn),一種新的千兆赫ADC產(chǎn)品應(yīng)運(yùn)而生。能以千兆赫速率或更高速率進(jìn)行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達(dá)應(yīng)用的直接RF數(shù)字化帶來了全新的系統(tǒng)解決方案。   最先進(jìn)的寬帶ADC技術(shù)可以實(shí)現(xiàn)直接RF采樣。就在不久前,唯一可運(yùn)行在GSPS (Gsample/s)下的單芯片ADC架構(gòu)是分辨率為6位或8位的Flash轉(zhuǎn)換器。這些器件能耗極高,且通常無法提供超過7位的有效位數(shù)(ENOB),這是由于Flash架構(gòu)的幾何尺寸與功耗限
          • 關(guān)鍵字: ADC  RF  轉(zhuǎn)換器  LVDS  FPGA  

          選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對比

          •   1 為不同應(yīng)用提供不同選擇   對于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來,數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項(xiàng)LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計人員的最佳實(shí)踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
          • 關(guān)鍵字: JESD204B  LVDS  轉(zhuǎn)換器  FPGA  PHY  

          經(jīng)濟(jì)實(shí)用的加熱器斷線報警電路

          •   1 加熱器斷線報警   為了保證生產(chǎn)產(chǎn)品的質(zhì)量、提高勞動生產(chǎn)率,為了避免意外的傷害事故,電加熱系統(tǒng)中常常帶有加熱器斷線報警等功能。這些功能可以用專門配備的斷線報警器實(shí)現(xiàn),也可以用集成在調(diào)節(jié)儀表中的專用軟硬件實(shí)現(xiàn)。后者具有結(jié)構(gòu)緊湊、占有空間小、費(fèi)用節(jié)省等優(yōu)點(diǎn)。   現(xiàn)在生產(chǎn)的智能調(diào)節(jié)儀表常常是帶有諸多報警功能的多功能儀表。在MCU的控制下,這些儀表不僅能接收薄膜按鍵輸入的設(shè)定值或來自傳感器/變送器的多種被測信號,也能經(jīng)演算處理后,顯示這些數(shù)值、輸出PID控制信號或報警信號。常見的報警方式有上限報警、
          • 關(guān)鍵字: 加熱器  MCU  PC機(jī)  報警電路  繼電器  

          實(shí)現(xiàn)基于USB3.0技術(shù)的高清攝像頭系統(tǒng)設(shè)計

          •   高清圖像質(zhì)量已經(jīng)快速成為現(xiàn)代家庭中多媒體產(chǎn)品的標(biāo)準(zhǔn)配置。在該領(lǐng)域之外的許多應(yīng)用中,更高的分辨率、更好的對比度、更大的色深和更快的幀率也都越來越受歡迎,這些應(yīng)用包括安保、醫(yī)療成像和工廠生產(chǎn)線檢測系統(tǒng)等等。當(dāng)然,盡管增強(qiáng)型成像技術(shù)在不久的將來更加流行似乎是板上釘釘?shù)氖虑?,但這將取決于支持更高數(shù)據(jù)傳輸能力的先進(jìn)半導(dǎo)體技術(shù)的發(fā)展。本文將以實(shí)例闡述半導(dǎo)體技術(shù)所取得的進(jìn)展。   雖然USB連接標(biāo)準(zhǔn)開始并沒有引起太多關(guān)注,但從上世紀(jì)90年代中期第一次脫穎而出已經(jīng)改變了很多,它現(xiàn)在已經(jīng)遠(yuǎn)遠(yuǎn)不只是為低數(shù)據(jù)速率的鼠標(biāo)和
          • 關(guān)鍵字: USB  FIFO  緩沖器  FPGA  顯示器  

          駿龍科技最新物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案擴(kuò)展Altera MAX 10 FPGA的應(yīng)用

          •   領(lǐng)先的技術(shù)分銷商駿龍科技有限公司發(fā)布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時上電的可編程邏輯器件中提供了先進(jìn)的處理能力,駿龍科技推出的產(chǎn)品進(jìn)一步驗(yàn)證了MAX® 10 FPGA的卓越性能,并進(jìn)一步豐富了Altera公司的工業(yè)解決方案。   “Mpression Odyssey(奧德賽)”開發(fā)套件是一
          • 關(guān)鍵字: 駿龍科技  物聯(lián)網(wǎng)  FPGA  

          瞄準(zhǔn)MCU 華虹設(shè)計欲領(lǐng)軍國產(chǎn)芯片崛起

          •   上海華虹集成電路有限責(zé)任公司(華虹設(shè)計)是專業(yè)的智能卡與信息安全芯片解決方案供應(yīng)商,作為IC卡技術(shù)的國內(nèi)領(lǐng)頭羊,華虹設(shè)計是國內(nèi)綜合實(shí)力最強(qiáng)的芯片供應(yīng)商,是中國“909 工程”的重要IC設(shè)計公司,公司芯片年出貨量達(dá)6億顆,擁有十多年在智能卡與信息安全芯片的豐富經(jīng)驗(yàn)。   經(jīng)歷了與半導(dǎo)體制造業(yè)務(wù)剝離之后,華虹設(shè)計成為了中國電子信息產(chǎn)業(yè)集團(tuán)有限公司(CEC)下屬子公司,更加專注于半導(dǎo)體產(chǎn)品的設(shè)計研發(fā),并適應(yīng)市場競爭的需要不斷調(diào)整戰(zhàn)略重點(diǎn)。華虹設(shè)計在致力于開發(fā)技術(shù)先進(jìn)、引領(lǐng)市場的智能
          • 關(guān)鍵字: MCU  華虹  

          利用FPGA和分解器數(shù)字轉(zhuǎn)換器簡化角度測量

          •   1 編碼器和分解器的類型   編碼器分為增量和絕對兩個基本類別。增量編碼器可以監(jiān)控輪軸上的兩個位置,可以在輪軸每次經(jīng)過這兩個位置時產(chǎn)生A或B脈沖。獨(dú)立的外部電動計數(shù)器然后從這些脈沖解讀出轉(zhuǎn)速和旋轉(zhuǎn)方向。雖然適用于眾多應(yīng)用,但是增量式計數(shù)器確實(shí)存在某些不足。例如,在輪軸停轉(zhuǎn)情況下,增量編碼器在開始運(yùn)行之前必須首先通過調(diào)回到某個指定校準(zhǔn)點(diǎn)來實(shí)現(xiàn)自身校準(zhǔn)。另外,增量式計數(shù)器易受到電氣干擾的影響,導(dǎo)致發(fā)送到系統(tǒng)的脈沖不準(zhǔn)確,進(jìn)而造成旋轉(zhuǎn)計數(shù)錯誤。不僅如此,許多增量編碼器屬于光電器件,如果對目標(biāo)應(yīng)用有影響,則
          • 關(guān)鍵字: 編碼器  分解器  RDC  FPGA  脈沖  

          Tcl在Vivado中的應(yīng)用

          •   Xilinx的新一代設(shè)計套件 Vivado 相比上一代產(chǎn)品 ISE, 在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。 但是對初學(xué)者來說,新的約束語言 XDC 以及腳本語言 Tcl 的引入則成為了快速掌握 Vivado 使用技巧的最大障礙,以至于兩年多后的今天,仍有很多用戶缺乏升級到 Vivado 的信心。   本文介紹了 Tcl 在 Vivado 中的基礎(chǔ)應(yīng)用,希望起到拋磚引玉的作用,指引使用者在短時間內(nèi)快速掌握相關(guān)技巧,更好地發(fā)揮 Vivado 在 FPGA 設(shè)計中的優(yōu)勢。   1
          • 關(guān)鍵字: Xilinx  VivadoTcl  FPGA  cells  

          基于瑞薩R7F0C002單片機(jī)的JJY數(shù)字電波鐘設(shè)計(上)

          •   1 引言   隨著時代的發(fā)展,人類對于精確的時間越來越重視,像國防、衛(wèi)星、天氣監(jiān)控等系統(tǒng),需要精確的時間來做資料的備份以及同步的處理。傳統(tǒng)的計時方式難以滿足日益精確的時間要求,融合了微電子技術(shù)、計算機(jī)技術(shù)、通訊技術(shù)與現(xiàn)代時頻技術(shù)的電波鐘正是成為合適的選擇。它接收授時中心以無線電長波傳送的標(biāo)準(zhǔn)時間信號,并通過內(nèi)置微處理器解碼處理,從而實(shí)現(xiàn)時間自動校準(zhǔn),使電波鐘表顯示的時間與國家的標(biāo)準(zhǔn)時間保持高度同步。   鑒于目前我國 BPC 低頻時碼格式尚未公開,我們只能制作接收日本 JJY60 信號的電波鐘表。
          • 關(guān)鍵字: 瑞薩  JJY  單片機(jī)  R7F0C002  MCU  LCD  

          Altera: FPGA集成硬核浮點(diǎn)DSP

          •   1 FPGA浮點(diǎn)運(yùn)算推陳出新   以往FPGA在進(jìn)行浮點(diǎn)運(yùn)算時,為符合IEEE 754標(biāo)準(zhǔn),每次運(yùn)算都需要去歸一化和歸一化步驟,導(dǎo)致了極大的性能瓶頸。因?yàn)檫@些歸一化和去歸一化步驟一般通過FPGA中的大規(guī)模桶形移位寄存器實(shí)現(xiàn),需要大量的邏輯和布線資源。通常一個單精度浮點(diǎn)加法器需要500個查找表(LUT),單精度浮點(diǎn)要占用30%的LUT,指數(shù)和自然對數(shù)等更復(fù)雜的數(shù)學(xué)函數(shù)需要大約1000個LUT。因此隨著DSP算法越來越復(fù)雜,F(xiàn)PGA性能會明顯劣化,對占用80%~90%邏輯資源的FPGA會造成嚴(yán)重的布線擁
          • 關(guān)鍵字: Altera  FPGA  LUT  DSP  數(shù)據(jù)通路  
          共9904條 186/661 |‹ « 184 185 186 187 188 189 190 191 192 193 » ›|

          mcu-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
          歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473