fpga+dsp 文章 進入fpga+dsp技術社區(qū)
基于FPGA設計DSP的實踐與改進
- 當設計的系統(tǒng)需要對數(shù)字信號進行處理時,常采用通用 DSP(Digital Signal Process)處理器,這樣的設計方案通用性好,且還有各種較為成熟的 DSP算法可以參考。但是,這類方案通常是雙核設計,即采用通用控制器(MCU)加上通用 DSP處理器實現(xiàn),在實現(xiàn)系統(tǒng)時開發(fā)的復雜程度、難度都較大,也難以滿足定制特殊處理的需要。為了解決這些問題,人們開始尋求新的設計方案,基于通用處理器加上FPGA(大規(guī)??删庨T陣列)的架構(gòu)方案逐漸成為主流,在新的方案中通用控制器完成控制和管理功能,專用的數(shù)字信號處理和組
- 關鍵字: FPGA DSP 實踐
基于DSP的多頻帶混合信號測試系統(tǒng)的設計
- 隨著數(shù)字化浪潮的深入,具有混合信號功能的芯片越來越多地出現(xiàn)在人們的生活中。通訊領域的MODEM(如ADSL),CODEC和飛速發(fā)展的手機芯片,視頻處理器領域的MPEG,DVD 芯片,都是具有混合信號功能的芯片,其特點是處理速度高、覆蓋的頻率范圍寬,芯片的升級換代周期日益縮短。這就要求測試系統(tǒng)具有更高的性能和更寬的頻帶范圍,而且需要靈活的架構(gòu)來應對不斷升級的芯片測試需求,以便有效降低新器件的測試成本。此外,混合信號芯片種類繁多,各種具有混合信號的芯片已經(jīng)廣泛運用到生產(chǎn)和生活的各個領域,而不同的應用領域,其工
- 關鍵字: 測試系統(tǒng) 設計 信號 混合 DSP 頻帶 基于 數(shù)字信號
海思將在網(wǎng)絡設備芯片中使用Tensilica的DPU和DSP內(nèi)核
- Tensilica日前宣布,授權海思半導體Xtensa系列可配置數(shù)據(jù)處理器(DPU)及ConnX™ DSP(數(shù)據(jù)信號處理)IP核。海思將在網(wǎng)絡設備芯片的設計中使用Tensilica的DPU和DSP內(nèi)核。 海思半導體副總裁Teresa He表示:“在選擇Tensilica之前我們對可授權的DSP IP核進行了全面的考察和評估。Tensilica 公司的Xtensa系列DPU在提供世界一流DSP性能的同時又擁有卓越的靈活性和可配置性,給予海思半導體產(chǎn)品很強的差異化能力,帶給我
- 關鍵字: Tensilica DPU DSP 內(nèi)核
Altera 40-nm Arria II GX FPGA轉(zhuǎn)入量產(chǎn)
- Altera公司今天宣布,開始量產(chǎn)發(fā)售40-nm Arria® II GX FPGA系列的第一款器件。Arria II GX器件系列專門針對3-Gbps收發(fā)器應用,為用戶提供了低功耗、低成本和高性能FPGA解決方案。廣播、無線和固網(wǎng)市場等多種大批量應用目前廣泛采用了Arria II GX FPGA。 Arria II GX FPGA現(xiàn)在量產(chǎn)發(fā)售EP2AGX45和EP2AGX65,它們分別具有45K邏輯單元(LE)和65K LE。對于接入設備、遠程射頻前端、HD視頻攝像機和保密設備等低成本
- 關鍵字: Altera 40納米 Arria FPGA
賽靈思發(fā)布28納米FPGA平臺 推進可編程技術
- 賽靈思公司(Xilinx)宣布發(fā)布賽靈思新一代可編程FPGA平臺。 據(jù)悉,目前過高的ASIC設計和制造成本、快速演化的相關標準、縮減物料清單以及對軟硬件可編程性的需求,與當前經(jīng)濟不景氣且員工數(shù)量減少的狀況相互交織,令當前的現(xiàn)實環(huán)境雪上加霜,迫使電子產(chǎn)品設計人員必須逐步把FPGA用作ASIC 和ASSP的替代方案。賽靈思將上述各種趨勢的互相交織,視為可編程技術勢在必行的重要驅(qū)動因素。 同時,功耗管理及其對系統(tǒng)成本和性能的影響也是當前電子系統(tǒng)設計人員和制造商所首要關注的問題。隨著競爭日益激烈,盡力降低功耗
- 關鍵字: Xilinx FPGA
TI推出多核片上系統(tǒng)架構(gòu) 實現(xiàn)5倍性能提升
- 日前,德州儀器 (TI) 宣布推出一款基于 TI 多核數(shù)字信號處理器 (DSP) 的新型片上系統(tǒng) (SoC) 架構(gòu),該架構(gòu)在業(yè)界性能最高的 CPU 中同時集成了定點和浮點功能。TI 全新的多內(nèi)核 SoC 運行頻率高達 1.2GHz,引擎性能高達 256 GMACS 和 128 GFLOPS,與市場中現(xiàn)有的解決方案相比,能夠?qū)崿F(xiàn) 5 倍的性能提升,從而可為廠商加速無線基站、媒體網(wǎng)關以及視頻基礎架構(gòu)設備等基礎局端產(chǎn)品的開發(fā)提供通用平臺。 知名的技術分析公司 BDTI 在其《InsideDSP》通訊中
- 關鍵字: TI DSP SoC
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473